ImageVerifierCode 换一换
格式:DOC , 页数:18 ,大小:115KB ,
资源ID:3562621      下载积分:8 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/3562621.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(VHDL语言的主要描述语句.doc)为本站上传会员【丰****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

VHDL语言的主要描述语句.doc

1、 VHDL语言的主要描述语句 按照语句的执行顺序对VHDL语言进行分类,包含两类语句: l 并行描述语句 该语句的执行与书写顺序无关,总是同时被执行 l 顺序描述语句 从仿真的角度,该语句是顺序执行的 进程语句(PROCESS)是最典型的并行语句,一个构造体内可以有几个进程语句同时存在,而且并发执行。但是进程内部的所有语句都是顺序语句。 一、 顺序描述语句 顺序描述语句只能用在进程和子程序中,它和其他高级语言一样,其语句是按照语句的出现的顺序加以执行的。如下分别介绍有关的顺序描述语句. 1. WAIT语句 进程在执行过程中总是处于两种状态:执行或挂起,

2、进程的状态变化受等待语句的控制,当进程执行到等待语句,就被挂起,并等待再次执行进程. 等待语句的格式: *WAIT 无限等待 * WAIT ON 敏感信号变化 * WAIT UNTIL 条件满足 * WAIT FOR 时间到 (1)WAIT ON 格式:WAIT ON 信号[,信号] 例5-1 PROCESS(a,b) BEGIN y<=a AND b; END PROCESS; 该例中的进程与下例中进程相同: 例5-1 PROCESS BEGIN y<=a AND b; WAIT ON a,b; END PROCESS;

3、 例5-2 PROCESS(a,b) BEGIN y<=a AND b; WAIT ON a,b; END PROCESS; (2)WAIT UNTIL 直到条件满足 格式: WAIT UNTIL 布尔表达式 当进程执行到该语句时,被挂起;若布尔表达式为真时,进程将被启动. 例: WAIT UNTIL ((x*10)<100) (3)WAIT FOR 等到时间到 格式: WAIT FOR 时间表达式 当进程执行到该语句时,被挂起;等待一定的时间后,进程将被启动. 例: WAIT FOR 20 ns; WAIT FOR (a*(b+c);

4、4)多条件WAIT 语句 例: WAIT ON nmi,interrupt UNTIL ((nmi=TRUE) OR (interrupt=TRUE)) FOR 5 us 该等待有三个条件: 第一,信号nmi和interrupt 任何一个有一次刷新动作 第二, 信号nmi和interrupt 任何一个为真 第三, 已等待5 us 只要一个以上的条件被满足,进程就被启动. *注意:多条件等待时,表达式的值至少应包含一个信号量的值。 (5) 超时等待 例 5-3 例 5-4 2. 断言语句(ASSERT

5、) (主要用于仿真、调试) 格式: ASSERT 条件 [REPORT 输出信息][SEVERITY 级别] 执行到断言语句时,判断条件,若条件满足就继续执行,否则输出文字串和错误级别信息. 例: ASSERT (tiaojian=’1’) REPORT “some thing wrong” SEVERITY ERROR; 3. 信号代入语句 格式: 目的信号量<=信号量表达式 例: a<=b;(注意区别小于等于) 4. 变量赋值语句 格式: 目的变量:=表达式 例: c:=a+d 5. IF 语句 三种书写格式: 1) IF的门闩控制 格式:IF 条件 T

6、HEN 顺序执行语句; END IF; 例5-5 IF (a=’1’) THEN c<=b; END IF; 例5-6 2) IF 语句的二选择控制 格式:IF 条件 THEN 顺序执行语句; ELSE 顺序执行语句; END IF; 例5-7 ARCHITECTURE rt1 OF mux2 IS BEGIN PROCESS(a,b,sel) BEGIN IF(sel=’1’) THEN c<=a;

7、ELSE c<=b; END IF; END PROCESS; END rt1; 3)IF 语句的多选择控制 格式:IF 条件 THEN 顺序执行语句 ELSIF 条件 THEN 顺序执行语句 : : ELSIF 条件 THEN 顺序执行语句 ELSIF 条件 THEN 顺序执行语句 END IF; 例

8、如:5-8 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux4 IS PORT(input :IN STD_LOGIC_VECTOR(3 DOWNTO 0); sel: IN STD_LOGIC_VECTOR(1 DOWNTO 0); q: OUT STD_LOGIC); END mux4; ARCHITECTURE rt1 OF mux4 IS BEGIN nn: PROCESS(input,sel) BEGIN IF (sel='00') T

9、HEN q<=input(0); ELSIF (sel='01') THEN q<=input(1); ELSIF (sel='10') THEN q<=input(2); ELSE q<=input(3); ENDIF; END PROCESS nn; END rt1; 注意:条件判断输出是布尔量。 6. CASE 语句 常用来描述总线、编码和译码的行为。 格式: CASE 表达式 IS WHEN 条件表达式=

10、>顺序处理语句 END CASE; 其中WHEN的条件表达式可以有4种形式: WHEN 值=>顺序处理语句 WHEN 值|值|值|…|值=>顺序处理语句 WHEN 值TO 值=>顺序处理语句 WHEN OTHERS=>顺序处理语句 例:5-9 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux43 IS PORT(a,b,i0,i1,i2,i3 :IN STD_LOGIC; q : OUT STD_LOGIC); END

11、mux43; ARCHITECTURE mux4_behave OF mux43 IS SIGNAL sel: INTEGER RANGE 0 TO 3; BEGIN nn: PROCESS(a,b,i0,i1,i2,i3) BEGIN sel<=0; IF (a='1') THEN sel<=sel+1; END IF; IF (b='1') THEN sel<=sel+2; END IF; CASE s

12、el IS WHEN 0 =>q<=i0; WHEN 1 =>q<=i1; WHEN 2 =>q<=i2; WHEN 3 =>q<=i3; END CASE; END PROCESS nn; END mux4_behave; 例5-10 3-8译码器 LIBRARY ieee; USE ieee.std_logic_1164.all; entity decoder38 is port(a,b,c,g1,g2a,g2b: in std_logic; y: out s

13、td_logic_vector(7 downto 0)); end decoder38; architecture behave38 OF decoder38 is signal indata: std_logic_vector(2 downto 0); begin indata<=c&b&a; process(indata,g1,g2a,g2b) begin if(g1='1' and g2a='0' and g2b='0') then case indata is when "000"=>y<="11

14、111110"; when "001"=>y<="11111101"; when "010"=>y<="11111011"; when "011"=>y<="11110111"; when "100"=>y<="11101111"; when "101"=>y<="11011111"; when "110"=>y<="10111111"; when "111"=>y<="01111111"; when o

15、thers=>y<="XXXXXXXX"; end case; else y<="11111111"; end if; end process; end behave38; 例5-11 LIBRARY ieee; USE ieee.std_logic_1164.all; entity encoder is port(input: in std_logic_vector(7 downto 0); y: out std_logic_vector(2 downto 0)); end enc

16、oder; architecture behave OF encoder is begin process(input) begin case input is when”01111111” => y <= “111”; when”10111111” => y <= “110”; when”11011111” => y <= “101”; when”11101111” => y <= “100”; when”11110111” => y <= “011”; when”11111011” => y <= “010”; when”11111101” => y <

17、 “001”; when”11111110” => y <= “000”; when others => y <= “xxx”; end case; end process; end behave; 表5-1 优先级编码器的真值表 输入 输出 input(7) input(6) input(5) input(4) input(3) input(2) input(1) input(0) Y2 Y1 Y0 X X x X X x X 0 1 1 1 X X X X X X 0 1 1 1 0 X X X

18、X x 0 1 1 1 0 1 X X X X 0 1 1 1 1 0 0 X x X 0 1 1 1 1 0 1 1 x X 0 1 1 1 1 1 0 1 0 X 0 1 1 1 1 1 1 0 0 1 X 1 1 1 1 1 1 1 0 0 0 例5-12 LIBRARY ieee; USE ieee.std_logic_1164.all; entity prior is port( input: in std_logic_vector(7 down

19、to 0); y: out std_logic_vector(2 downto 0)); end prior; architecture be_prior OF prior is begin process(input) begin if(input(0)='0') then y<="111"; elsif (input(1)='0') then y<="110"; elsif (input(2)='0') then y<="101"; elsif (input(

20、3)='0') then y<="100"; elsif (input(4)='0') then y<="011"; elsif (input(5)='0') then y<="010"; elsif (input(6)='0') then y<="001"; else y<="000"; end if; end process; end be_prior; 7. LOOP语句 格式一: [标号]: FOR循环变量 IN 离散范围 LOOP 顺序处理

21、语句; END LOOP [标号]; 例: ASUM: FOR i IN 1 TO 9 LOOP sum=1+sum; END LOOP ASUM; 例5-13:8位奇偶校验电路 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY pc IS PORT(a : IN STD_LOGIC_VECTOR(7 DOWNTO 0); y : OUT STD_LOGIC); END pc; ARCHITECTURE behave

22、OF pc IS BEGIN cbc: PROCESS(a) VARIABLE tmp: STD_LOGIC; BEGIN tmp:='0'; FOR i IN 0 TO 7 LOOP tmp:=tmp XOR a(i); END LOOP; y<=tmp; END PROCESS cbc; END behave; 格式二: [标号]: WHILE 条件 LOOP 顺序处理语句; END LOOP [

23、标号]; 在该语句中,如果条件为真,则进行循环,否则结束循环. 例: I:=1; sum:=0 abcd: WHILE (I<10) LOOP sum:=I+sum; I:=I+1; END LOOP abcd; 例5-14: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY pc IS PORT(a : IN STD_LOGIC_VECTOR(7 DOWNTO 0); y : OUT STD_LOGIC);

24、END pc; ARCHITECTURE behave OF pc IS BEGIN cbc: PROCESS(a) VARIABLE tmp: STD_LOGIC; BEGIN tmp:='0'; i:=0; WHILE (i<8) LOOP tmp:=tmp XOR a(i); i=i+1; END LOOP; y<=tmp; END PROCESS cbc; END behave; 8. NEXT语句 在LOOP语

25、句中用NEXT语句跳出循环. 格式: NEXT [标号][WHEN 条件]; NEXT语句用于控制内循环的结束. 例5-15: PROCESS (a,b) CONSTANT max_limit: INTEGER:=255 BEGIN FOR I IN 0 TO max_limit LOOP IF (done(I)=TRUE) THEN NEXT; ELSE done(I):=TRUE; END IF; q(I)<=a(I) AND b(I); END LOOP; END PROCESS; 9. EXIT 语

26、句 EXIT语句用于结束LOOP循环状态. 格式: EXIT [标号] [WHEN 条件] 例5-16: PROCESS(a) VARIABLE int_a :INTEGER; BEGIN int_a:=a FOR I=0 IN 0 TO max_limit LOOP IF (int_a<=0) THEN EXIT; ELSE int_a:=int_a-1; q(I)<=3.1416/REAL(a*I); END IF END LOOP;

27、 y<=q; END PROCESS; 二、 并发描述语句 1. 进程语句 在一个构造体中多个PROCESS语句可以同时并行的执行,该语句有如下特点: 1) 可以和其它进程语句同时执行,并可以存取构造体和实体中所定义的信号 2) 进程中的所有语句都按照顺序执行 3) 为启动进程,在进程中必须包含一个敏感信号表或WAIT语句 4) 进程之间的通信是通过信号量来实现的 2. 并发信号代入 代入语句在进程中使用是顺序语句,但是在进程外即在构造体中使用就是并发语句,相当于一个进程. 例: ARCHITECTURE behave OF a_var IS BE

28、GIN Output<=a(I); END behave; 可以等效于: ARCHITECTURE behave OF a_var IS BEGIN ss PROCESS(a,I) BEGIN Output<=a(I); END PROCESS ss; END behave; 信号代入语句的右边可以是算数表达式,也可以是逻辑表达式,还可以是关系表达式,所以可以仿真加法器、乘法器、除法器、比较器和各种逻辑电路。 3. 条件信号代入 条件代入语句也是并发语句,它可以将符合条件的表达式代

29、入信号量。 格式:目的信号量<=表达式1 WHEN 条件1 ELSE 表达式2 WHEN 条件2 ELSE 表达式3 WHEN 条件3 : ELSE 表达式n; 例5-17:四选一电路 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux44 IS PORT(i0,i1,i2,i3,a,b:IN STD_LOGIC; q : OUT STD_LOGIC)

30、 END mux44; ARCHITECTURE aa OF mux44 IS SIGNAL sel: STD_LOGIC_VECTOR(1 DOWNTO 0); BEGIN sel<=b & a; q<= i0 WHEN sel="00" ELSE i1 WHEN sel="01" ELSE i2 WHEN sel="10" ELSE i3 WHEN sel="11" ; END aa; 4. 选择信号代入 格式: WITH 表达式样 SELECT

31、 目的信号量<=表达式1 WHEN 条件1 表达式2 WHEN 条件2 : 表达式n WHEN 条件n; 该语句很象CASE 语句. 例5-18: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY mux45 IS PORT(i0,i1,i2,i3,a,b :IN STD_LOGIC; q : OUT STD_LOGIC); END

32、mux45; ARCHITECTURE bb OF mux45 IS SIGNAL sel: INTEGER range 0 to 3; BEGIN WITH sel SELECT q<=i0 WHEN 0, i1 WHEN 1, i2 WHEN 2, i3 WHEN 3; sel<=0 WHEN a='0' AND b='0' ELSE 1 WHEN a='1' AND b='0' ELSE 2 WHEN a='0' AND b='1' ELSE 3 WHEN a='1' AND b=

33、'1' ; END bb; 5. 并发过程调用语句 过程调用语句可以并发执行,但要注意如下问题: l 并发过程调用是一个完整的语句,在它之前可以加标号 l 并发过程调用语句应带有IN,OUT或INOUT的参数,他们应该列在过程名后的括号内 l 并发过程调用可以有多个返回值 例: ARCHITECTURE…. BEGIN vector_to_int(z,x_flag,q); : END; 等同于: ARCHITECTURE…. BEGIN PROCESS(z,q) BEGIN vector_to_int(z,x_flag,q

34、); : END PROCESS; END; 6. Block 语句 7. 通用模块调用语句Component COMPONENT 元件名 PORT 说明; END COMPONENT; 8.端口映射语句 格式: 标号名:元件名 PORT MAP(信号,…); 9.参数传递语句 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY and2 IS GENERIC (rise,fall:TIME); PORT( a,b: in std_logic; c: out std

35、logic); END and2; ARCHITECTURE rt1 OF and2 IS SIGNAL internal: std_logic; BEGIN internal<=a AND b; c<=internal AFTER (rise) WHEN internal ELSE internal AFTER(fall); END rt1; LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY sample IS GENERIC (rise,fall:TIME); PORT( ina,inb,inc

36、ind: in std_logic; q: out std_logic); END sample; ARCHITECTURE behav OF sample IS COMPONENT and2; GENERIC (rise,fall:TIME); PORT( a,b: in std_logic; c: out std_logic); END COMPONENT; SIGNAL U0-C,U1-C: std_logic; BEGIN U0: and2 GENERIC MAP(5ns,5ns) PORT MAP(ina,inb,

37、U0-C); U1: and2 GENERIC MAP(8ns,10ns) PORT MAP(inc,ind,U1-C); U0: and2 GENERIC MAP(9ns,11ns) PORT MAP(U0-c,U1-c,q); END behav; 另外三种顺序语句 1. RETURN 1. REPORT 3. NULL FUNCTION is_x (s: STD_LOGIC_VECTOR) RETURN Boolean IS BEGIN FOR i IN S’RANGE LOOP CASE S(i) IS WHEN ‘U’|’X’|’Z’|’W’|’-‘=>RETURN TURE; WHEN OTHERS=>NULL; END CASE; RETURN FALSE; END; (注:专业文档是经验性极强的领域,无法思考和涵盖全面,素材和资料部分来自网络,供参考。可复制、编制,期待你的好评与关注)

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服