ImageVerifierCode 换一换
格式:DOC , 页数:23 ,大小:444.03KB ,
资源ID:2998298      下载积分:5 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/2998298.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     索取发票    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【a199****6536】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【a199****6536】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(出租车专业系统设计.doc)为本站上传会员【a199****6536】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

出租车专业系统设计.doc

1、出租车计费系统设计 功能分析本设计重要简介了出租车计费系统设计思路和过程,并给出了所涉及有关知识详细简介。EDA技术应用,单片机功能及应用,传感器检测技术,VHDL编程语言及汇编语言程序,显示系统设计及按键控制,当前,普遍出租车计费器仅仅具备时钟,起步价,里程计费,等待计费及显示几种功能。其发展前景是可观,将来产品除具备这些功能外,此外还可增长如下功能:防作弊功能,IC卡付费:顾客能在制定点购买一定额度顾客IC卡,乘车后可用IC卡付帐,付帐与否成功有相应提示。车主可定期将总营业额写入车主IC卡中,并据此IC卡向所属公司领取报酬。车票资料打印:顾客付费后可打印发票,打印内容涉及车主信息和车费信息

2、等。可打印车主总营业额信息。语音播报:当乘客上车时,可自动问候乘客,当到达目地,自动播报乘车费用并礼貌再会,表达但愿下次乘坐意思。增长这些功能将会更好地为乘客服务。计费及显示 里程,即汽车行程里程,用四位数字显示,显示方式为XXX.X,单位为,精准到0.1。 单价,即里程单价,用三位数字显示,显示方式为X.XX,单价为元/,依照每天不同步间段有两种状况:当时间段为06:0023:00时单价为1.4元/,其她时间段内单价为1.80元/。 等待时间,用四位数字显示分钟和秒,显示方式为XX:XX,等待定义是:当汽车行驶速度不大于或等于12/h时为等待。在等待时间不不大于1小时状况下,可以不显示等待时

3、间,但必要对等待时间进行记录计算。 等待单价,等待单价有两种状况:在等待时间不大于1小时状况下,等待单价为1元每5分钟;在等待时间不不大于1小时状况下,等待单价为20元每小时。 费用计算,出租车起价为5.00元,当里程不大于2时,按起价计算费用;当里程不不大于2时按下式计算费用:费用=里程*里程单价+等待时间*等待单价。 费用显示,用五位数字显示,显示方式为XXX.XX,单价为元。时钟及显示 当出租车在普通运营状态下,应能显示当前时间,在汽车熄火状况下,时钟必要正常运营,但是可以不显示时钟.计费开始提示 当出租车载上乘客并起步后,将空车批示牌扳倒时,空车批示牌里批示灯熄灭,并有语音或灯光提示信

4、号。功能模块设计 依照系统设计规定,将整个测控FPGA系统CZJFXT分为七个模块,它们分别是:分频器模块FPQ,等待鉴别模块DDPB,里程计算模块LCJS,里程计费模块LCJF,等待计时模块DDJS,等待计费模块DDJF,输出数据选取模块SCXZ。分频器模块FPQ:将外部时钟信号SCLK(设计时假设为1024HZ)通过恰当分频后,产生1HZ系统工作用基准时钟信号CLK1HZ,供应系统中关于模块计时用。等待鉴别模块DDPB:依照速度传感器脉冲信号WCLK和分频器产生基准时钟信号CLK1HZ,计算单位时间里WCLK脉冲个数(每产生1000个脉冲信号,即每米产生1个脉冲信号),亦即出租车行驶速度,

5、从而鉴别出租车与否处在等待状态,发出等待标志信号DDBZ。当速度不不大于12/H,即速度不不大于200M/MIN时,出租车处在运营状态,这时等待标志DDBZ=0;当速度不大于等于12/H,即速度不大于等于200M/MIN时,出租车处在等待状态,这时等待标志DDBZ=1。该模块VHDL程序设计可分为三个进程:60S周期性跳变信号产生进程,每分钟行驶距离计算进程,等待标志鉴别进程。等待标志鉴别进程就是比较每分钟WCLK脉冲个数与等待状态WCLK脉冲临界个数200大小,从而拟定DDBZ赋值。里程计算模块LCJS:依照速度传感器脉冲信号WCLK和等待标志DDBZ,对出租车行驶里程数XSLC进行计算,同

6、步发出里程标志信号LCBZ和里程计费标志信号JFBZ。如果LCBZ=1,阐明行驶距离超过2,里程计费启动;如果LCBZ=0,阐明没超过2,按起价计费,每行驶1应计费1次,并且计费启动信号应是某一时刻,因而每行驶1,计费标志信号JFBZ应跳变1次。该模块VHDL程序设计可分为两个进程:里程计算及标志产生进程,产生计费信号进程。产生计费信号进程就是每行驶10百米(即1)JFBZ由低电平0变为1,通过一种系统时钟周期后JFBZ又回答到低电平0,里程计费模块LCJF就是在JFBZ脉冲信号上升沿到来时进行计费加法操作。里程计费模块LCJF:在计费标志信号JFBZ,等待标志信号DDBZ,里程标志信号LCB

7、Z和时段标志信号SDBZ等信号控制下,计算行驶里程超过2以上里程费用LCFY。该模块VHDL程序是通过由各种条件控制加法进程来完毕里程计费,里程计费条件是在DDBZ=0,并且在JFBZ上升沿依照SDBZ分别进行加法计费操作。当SDBZ=1时,表达在06:0023:00时段,其单价SD1为1.4元/;当SDBZ=0时,表达其她时段,其单价SD2为1.8元/。如果LCBZ=1,阐明行驶距离超过2,里程计费启动;如果LCBZ=0,阐明没超过2,按起价计费。等待计时模块DDJS:在等待标志信号DDBZ和基准时钟信号CLK1HZ控制下,进行等待时间DDSJ计算,其中DDSJ低8位表达等待时间秒数,DDS

8、J高8位表达等待时间分钟数,同步依照等待时间长短发出一种熄灯标志信号XDBZ。当等待时间不大于等于1小时,XDBZ=0,等待时间显示灯亮;当等待时间不不大于1小时,XDBZ=1,等待时间显示不亮。该模块VHDL程序是通过一种多层嵌套加法进程来完毕等待计时。等待计费模块DDJF:在等待标志信号DDBZ和熄灯标志信号XDBZ控制下,进行等待费用DDFY计费操作。该模块VHDL程序涉及两个进程:60S周期性跳变信号产生进程,等待费用计算进程。等待费用计算条件是在DDBZ=1并且在60S周期性跳变信号T60S上升沿,依照XDBZ分别进行加法计费操作。当DDBZ=1且XDBZ=0时,按1元/5分钟,即2

9、0分/分钟计费;当DDBZ=0且XDBZ=1时,按20元/小时,即33分/分钟计费。输出数据选取模块SCXZ:依照单片机发出数据传播选取控制信号SEL,选取关于计算解决成果传播给单片机。硬件电路设计1.1 系统构成以CPLD/FPGA为主体,设计并制作一台出租车计费系统,系统方框图如图14.1所示。 图1.1 出租车计费系统方框图1.1.1计费及显示 (1) 里程,即汽车行驶里程,用四位数字显示,显示方式为“XXX.X”,单位为km,精准到0.1 km。 (2) 单价,即里程单价,用三位数字显示,显示方式为“X.XX”,单价为元/km,依照每天不同步间段有两种状况:当时间段为06:0023:0

10、0时单价为1.40元/km,其她时间段内单价为1.80元/km。 (3) 等待时间,用四位数字显示分钟和秒,显示方式为“XX:XX”,等待定义是:当汽车行驶速度不大于或等于12 km/h时为“等待”。 (4) 等待单价,等待单价有两种状况:在等待时间不大于1小时状况下,等待单价为1元每5分钟;在等待时间不不大于1小时状况下,等待单价为20元每小时。 (5) 费用计算,出租车起价为5.00元,当里程不大于2 km时,按起价计算费用;当里程不不大于2 km时按下式计算费用: 费用=里程里程单价+等待时间等待单价 (6) 费用显示,用五位数字显示,显示方式为“XXX.XX”,单价为元。1.1.2 时

11、钟及显示 当出租车在常运状态下,应能显示当前时间。在汽车熄火状况下,时钟必要正常运营,但是可以不显示时钟。 1.1.3 计费开始提示 当出租车载上乘客并起步后,将空车批示牌扳倒时,空车批示牌里批示灯熄灭,并有语音或灯光提示信号。 1.2 系统设计方案 1.2.1 系统总体设计方案 本系统拟采用单片机和FPGA结合进行系统主体设计,系统原理框图如图1.2所示。 图1.2 出租车计费系统总体原理框图1.2.2 测控FPGAVHDL程序设计 依照系统设计规定,咱们可将整个测控FPGA系统CZJFXT分为七个模块,它们分别是:分频器模块FPQ,等待鉴别模块DDPB,里程计算模块LCJS,里程计费模块L

12、CJF,等待计时模块DDJS,等待计费模块DDJF,输出数据选取模块SCXZ。其内部构成原理图如图1.3所示。 分频器模块FPQ:将外部时钟信号SCLK(设计时假设为200 Hz)通过恰当分频后,产生1 Hz系统工作用基准时钟信号CLK1HZ,供系统中关于模块计时用。等待鉴别模块DDPB:依照速度传感器脉冲信号WCLK和分频器产生基准时钟信号CLK1HZ,计算单位时间里WCLK脉冲个数(每km产生1000个脉冲信号,即每米产生1个脉冲信号),亦即出租车行驶速度,从而鉴别出租车与否处在等待状态,发出等待标志信号DDBZ。 里程计算模块LCJS:依照速度传感器脉冲信号WCLK和等待标志DDBZ,对

13、出租车行驶里程数XSLC进行计算,同步发出里程标志信号LCBZ和里程计费标志信号JFBZ。里程计费模块LCJF:在计费标志信号JFBZ、等待标志信号DDBZ、里程标志信号LCBZ和时段标志信号XDBZ等信号控制下,计算行驶里程超过2 km以上里程费用LCFY。 等待计时模块DDJS:在等待标志信号DDBZ和基准时钟信号CLK1HZ控制下,进行等待时间DDSJ计算,其中DDSJ低8位表达等待时间秒数,DDSJ高8位表达等待时间分钟数,同步依照等待时间长短发出一种熄灯标志信号XDBZ。等待计费模块DDJF:在等待标志信号DDBZ和熄灯标志信号XDBZ控制下,进行等待费用DDFY计费操作。 输出数据

14、选取模块SCXZ :依照单片机发出数据传播选取控制信号SEL,选取关于计算解决成果传播给单片机。SEL与被传送数据详细关系如表1.1所示。表1.1 SEL与被传送数据关系列表 1.2.3 单片机控制程序设计 单片机模块涉及单片机AT89C51及其控制显示和键盘系统,控制口如图1.3(略 )所示。 AT89C51对FPGA数据进行运算,计算出用车总费用并送显示系统显示,同步它接受键盘信息并解决显示切换。系统采用6+1显示,6个数码管作常规显示,一种数码管作状态显示。按键共有5个,分别是功能切换键、拟定键、修改键、启动模仿键和空车牌压下模仿键。涉及重要流程图如图1.41.8所示。 图1.4 主程序

15、流程图图1.5 键解决流程图图1.6 典型显示子程序流程图 图1.7 里程显示子程序流程图图1.8 乘车费用显示子程序流程图程序清单1.3 主 要 源 程 序 14.3.1 重要VHDL源程序 1分频器模块FPQVHDL源程序 -FPQ.VHD LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; ENTITY FPQ IS PORT(SCLK:IN STD_LOGIC; -SCLK=200 Hz CLK1HZ:OUT STD_LOGIC

16、); -CLK1HZ=1 Hz END ENTITY FPQ;ARCHITECTURE ART OF FPQ IS SIGNAL CNT100:INTEGER RANGE 0 TO 99;SIGNAL CLK1:STD_LOGIC;BEGIN PROCESS(SCLK)BEGIN IF SCLKEVENT AND SCLK=1 THEN IF CNT100=99 THEN CNT100=0; CLK1=NOT CLK1; ELSE CNT100=CNT100+1; END IF; ELSE CLK1=CLK1; END IF; CLK1HZ=CLK1;END PROCESS; END ARCH

17、ITECTURE ART;2等待鉴别模块DDPBVHDL源程序 -DDPB.VHD LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;ENTITY DDPB IS PORT(START,WCLK:IN STD_LOGIC; CLK1HZ:IN STD_LOGIC; DDBZ:OUT STD_LOGIC);END ENTITY DDPB;ARCHITECTURE ART OF DDPB IS SIGNAL T60S:STD_LOGIC;SIGN

18、AL WCLKCOU:STD_LOGIC_VECTOR(7 DOWNTO 0);BEGIN -产生60 s周期性跳变信号进程 PROCESS(START,CLK1HZ) IS VARIABLE CNT60:STD_LOGIC_VECTOR(7 DOWNTO 0); BEGIN IF START=1 THEN CNT60:=00000000;T60S=0; ELSIF CLK1HZEVENT AND CLK1HZ=1 THEN IF CNT60=00111100 THEN -CNT60=60 T60S=1;CNT60:=00000000; ELSE CNT60:=CNT60+1;T60S=0;

19、END IF; END IF;END PROCESS ;-每分钟行驶距离计算进程PROCESS(START,WCLK,T60S) IS BEGIN IF START=1 THEN WCLKCOU=00000000; ELSIF WCLKEVENT AND WCLK=1 THEN IF T60S=1 THEN WCLKCOU=00000000; ELSE WCLKCOU=WCLKCOU+1; -距离计算,单位为m END IF; END IF;END PROCESS ;-等待标志鉴别进程 PROCESS(WCLKCOU,T60S) IS BEGIN IF T60SEVENT AND T60S=1

20、 THEN IF WCLKCOU=11001000 THEN -WCLKCOU=200 DDBZ=1;-等待 ELSE DDBZ=0;-行驶 END IF; END IF;END PROCESS ;END ARCHITECTURE ART;3里程计算模块LCJSVHDL源程序 -LCJS.VHD LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;USE IEEE.STD_LOGIC_ARITH.ALL;ENTITY LCJS IS PORT(START,DDBZ,WCLK:IN STD_LOGIC;

21、 XSLC:OUT STD_LOGIC_VECTOR(15 DOWNTO 0);LCBZ,JFBZ:OUT STD_LOGIC);END ENTITY LCJS;ARCHITECTURE ART OF LCJS IS SIGNAL BMS:STD_LOGIC_VECTOR(15 DOWNTO 0);SIGNAL BMS1:INTEGER RANGE 0 TO 99999;SIGNAL JFBZ1:STD_LOGIC;BEGIN -里程计算及标志产生进程PROCESS(START,WCLK)运营成果阐明 系统联合调试成功后,可将单片机程序通过编程器固化到单片机中,并插入到EDA实验开发系统中单片

22、机插座上,将VHDL设计通过综适当配后网表对CPLD/FPGA进行编程下载,输入有关信号,并进行关于性能指标测试,直到满足系统设计规定为止。 本系统显示系统共设立了7各数码管,其中6个作为常规显示,另一种是状态显示,显示情形如下:当状态显示为A时,是当前时间显示,显示方式为“XX.XX.XX”;当状态显示为D时,是里程单价显示,显示方式为“X.XX”,单位为元、km;当状态显示为L时,是全程里程显示,显示方式为“XXX.X”,单位为km;当状态显示为F时,是用车费用显示,显示方式为“XXX.XX”,单位为元;当状态显示为H时,是等待时间显示,显示方式为“XX.XX”,即分和秒;总 结通过这半个

23、学期努力,在教师和同窗协助下做完了毕业设计工作,由于自己知识缺少及能力有限,仍没有可以实现像开题报告中那样带有语音辨认等功能补充与完善。但是通过这次毕业设计,我能运用已学知识解决我在设计中遇到问题,使自己动手能力和思考问题能力得到了很大提高。在做设计过程中我查阅了诸多资料,并认真阅读这些与我设计有关资料,从而我专业涵养得到了提高,知识储备量也有所增长。在做设计时,我复习了诸多专业课知识,这使得我专业知识在离校之前得到了巩固。整个设计通过了软件和硬件上调试、仿真。我想这对于自己后来学习和工作都会有很大协助。在这次设计中遇到了诸多实际性问题,在实际设计中才发现,课本上理论性东西与在实际运用中还是有

24、一定出入,因此有些问题不但要进一步地理解,并且要不断地改正此前错误思维。但是,通过这次设计我也发现自己诸多局限性之处。在设计过程中我发现自己考虑问题很不全面,自己专业知识掌握很不牢固,所掌握计算机应用软件还不够多,我但愿自己这些局限性之处能在此后工作和学习中得到改进。并且,通过这次设计,我懂得了学习重要性,学会了坚持和努力,这将为后来学习做出了最佳榜样!同步,该设计也有局限性之处,缺少了些许等功能。我将会在后来学习中继续学习。致 谢 在整个毕业设计中,一方面感谢我指引教师王宁教师,在王宁教师和同窗协助下我完毕了这次毕业设计,同步我也学到了诸多知识,让我实践知识得到了很大提高,这次设计是枯燥而又富有挑战,正式由于她们协助我猜又信心完毕,同步在与同窗交流中受益颇多。正是由于她们勉励支持和协助,我才干完毕这次设计。 时间仓促及自身专业水平局限性,整篇论文必定存在尚未发现缺陷和错误。恳请阅读此篇论文教师、同窗,多予指正,不胜感激!

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服