ImageVerifierCode 换一换
格式:DOC , 页数:19 ,大小:984KB ,
资源ID:2724086      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/2724086.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(基于vhdl的pwm信号发生器的学位论文.doc)为本站上传会员【可****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

基于vhdl的pwm信号发生器的学位论文.doc

1、 Yi bin University EDA技术及应用 课程设计报告 题 目 基于VHDL的PWM信号发生器 系 别 物理与电子工程学院 专 业 电子信息科学与技术 学生姓名 学 号 班 级 2013 年 12月 21日 2 摘要 本次课程设计是基于VHDL

2、的PWM信号发生器,PWM信号发生器应用所学的数字电路和模拟电路的知识进行设计。在设计过程中,所有电路仿真均基于Quartus II 9.1仿真软件。本课程设计介绍了PWM信号发生器的设计方案及其基本原理,并着重介绍了PWM信号发生器各单元电路的设计思路,原理及仿真,整体电路的的工作原理,控制器件的工作情况。设计共有三大组成部分:一是原理电路的设计,本部分详细讲解了电路的理论实现,是关键部分;二是性能测试,这部分用于测试设计是否符合任务要求。三是是对本次课程设计的总结。 关键词: PWM信号发生器 仿真 设计

3、 目录 第1章 绪论 1.1 EDA 和QuartusⅡ的简介及起源………………1 1.2 EDA的优势及发展趋势…………………………1 第2章 系统设计思路………………………………………3 第3章 可自加载加法计数器的设计………………………4 第4章 信号发生器设计过程………………………………6 第5章 软件仿真 5.1 Quartus Ⅱ软件简介……………………………8 5.2 用Quartus Ⅱ的仿真步骤和图像………………9 5.3 逻辑综合结果……………………………………12 第

4、6章 设计总结……………………………………………13 第7章 参考文献……………………………………………15 附 录 设计程序 …………………………………………16 第1章 绪论 1.1 EDA和QuartusⅡ的简介及起源 EDA是英文“electronic design automation”(电子自动化设计)的缩写,EDA技术是20世纪90年代迅速发展起来的,是现代电子设计的最新技术潮流,是综合现代电子技术和计算机技术的最新研究成果,是电子线

5、路设计与分析的一门技术。EDA包括电子线路的设计、计算机模拟仿真和电路分析及印制电路板的自动化设计三个方面的内容。随着可编程逻辑器件迅速发展,出现了功能强大的全新的EDA工具。具有较强描述能力的硬件描述语言(VHDL、Verilog、HDL)及高性能综合工具的使用,使过去单功能电子产品开发转向系统级电子产品开发。 QuartusⅡ是Altera提供的FPGA/CPLD开发集成环境,Altera是世界上最大的可编程逻辑器件供应商之一。QuartusⅡ是在21世纪初推出,是Altera前一代FPGA/CPLD集成开发环境MAX+plus Ⅱ的更新换代产品,其界面友好,使用环境便捷。它提供了一种与

6、结构无关的设计环境,使设计者能方便地进行设计输入、快速处理和器件编程。 QuartusⅡ设计工具完全支持VHDL、Verilog的设计流程,其内部嵌有VHDL、Verlog逻辑综合器。QuartusⅡ包括模块化的编译器。编译器包括 的功能模块有分析/综合器(Analysis & Synthesis)、适配器(Fitter)、装配器(Assembler)、时序分析器(Timing Analyzer)、设计辅助模块(Design Assistant)、EDA网表文件生成器(EDA Netlist Writer)、编辑数据接口(Compiler Database Interface)等。可以通过选

7、择Start Compilation来运行所有的编译器模块,也可以通过选择Start来单独运行各个模块。还可以通过选择Compiler Tool,在Compiler Tool窗口中运行该模块来启动编译器模块。在Compile Tool窗口中,可以打开该模块的设置文件或报告文件,或打开其它相关窗口。 1.2 EDA的优势及其发展趋势 EDA技术的优势体现在: l 用HDL对数字系统进行抽象的行为与功能描述到具体的内部线路结构,从而可以在电子设计的各个阶段、各个层次进行计算机模拟验证,保证设计过程的正确性,可以大大降低设计成本,缩短设计周期。 l EDA工具之所以能够完成各种自动设计过

8、程,关键是有种类库的支持,如逻辑仿真时的模拟库、逻辑综合时的综合库、版图综合时的版图库、测试综合时的测试库等。 l 某些HDL本身也是文档型的语言(如VHDL),极大地简化了设计文档的管理。 l EDA中最为瞩目的功能,最具现代化电子设计技术特征的功能,是日益强大的逻辑设计仿真测试技术。极大地提高了大规模系统电子设计的自动化程度。 EDA的发展趋势,表现在以下几个方面: l 超大规模集成电路的集成度和工艺水平不断提高,深亚微米(Deep-Submicron)工艺,如0.13um、90nm已经走向成熟,在一个芯片上完成的系统级的集成已经成为可能。 l 由于工艺不断减小,在半导体材料上的

9、许多寄生效应已经不能简单地补码忽略,这就对EDA工具提出了更高的要求。同时,也使得IC生产线的投资更为巨大。 l 高性能的EDA工具得到长足的发展,其自动化和智能化程度不断提高,为嵌入式系统设计提供了功能强大的开发环境。 l 市场对电子产品提出了更高的要求,从而也对系统的集成度不断提出更高的要求。同时,设计的效率也成了一个产品能否成功的因素,促使EDA工具应用更为广泛。 第2章 系统设计思路 PWM即脉冲宽度调制,就是利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术。PWM从处理器到被控制系统信号都是数字式的,无需进行数/模转换。让信号保持为数字形式可将噪声影响降到最小

10、因此广泛应用在测量、通信和功率控制与变换的许多领域中。 下图是一种PWM信号发生器的逻辑图,此信号发生器是由两个完全相同的可自加载加法计数器LCNT8组成的,它的输出信号的高、低电平脉宽可分别由两组8位预置数进行控制。 图一 脉宽数控调制信号发生器逻辑图 如果将初始值可预置的加法计数器的溢出信号作为本计数器的初始预置值加载信号LD,则可构成计数器初始值自加载方式的加法计数器,从而构成数控分频器。图中D触发器的一个重要功能就是均匀输出信号的占空比, 提高驱动能力,这对驱动,诸如扬声器或电动机十分重要。

11、 第3章 可自加载加法计数器的设计 取计数器的端口为:脉冲输入端CLK、加载使能输入端LD(高电平有效)、预置输入端D、计数进位输出端DOVE。当脉冲CLK上升沿到来之时,若加载使能端LD有效,则通过预置端D可对计数器进行预置数。之后,计数器就以此预置数为始,一直加1计数。至计数到255时,输出端DOVE输出1。框图如图二。其VHDL程序如下: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY LCNT8 IS PORT (CLK, LD: IN STD_LOGIC; D: IN INTEGER RANGE 0 TO

12、 255; DOVE: OUT STD_LOGIC); END LCNT8; ARCHITECTURE ART OF LCNT8 IS SIGNAL COUNT: INTEGER RANGE 0 TO 255; BEGIN PROCESS (CLK) IS BEGIN IF CLK'EVENT AND CLK='1' THEN IF LD='1' THEN COUNT<=D; ELSE COUNT<= COUNT+1; END IF; END IF; END PROCESS;

13、 PROCESS (COUNT) IS BEGIN IF COUNT=255 THEN DOVE<=’1’; ELSE DOVE<=’0’; END IF; END PROCESS; END ARCHITECTURE ART; 图二 可自加载加法计数器框图 第4章 信号发生器设计过程 此信号发生器是由两个完全相同的可自加载加法计数器LCNT8组成的,它的输出信号的高低电平脉宽可分别由两组8位预置数进行控制。 如果将初始值可预置的加法计数器的进

14、位信号作为本计数器的初始预置加载信号LD,则可构成计数初始值自加载方式的加法计数器,从而构成数控分频器,如图三所示。这就是本设计的核心部分。 图三 正负脉宽数控调制信号发生器的核心部分 取顶层文件中信号PINT,当计数器1输出DOVE1=1时,PINT=0;当计数器2输出DOVE2上升沿脉冲到来时,PINT=1。将PINT赋予信号发生器的输出端POUT,就可以得到高低电平宽度可调的方波信号。先将预置数设置好,则DOVE1输出1后,由LD1=NOT PINT=1,计数器1立刻进行预置,重新计数;计数器2亦然。于是产生持续的可调脉宽信号发生器。其相应的VHDL程序如下:

15、 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY YPWM IS PORT (CLK: IN STD_LOGIC; A, B: IN STD_LOGIC_VECTOR (7 DOWNTO 0); YPWM: OUT STD_LOGIC); END ENTITY YPWM; ARCHITECTURE ART OF YPWM IS COMPONENT LCNT8 PORT (CLK, LD: IN STD_LOGIC; D: IN STD_LOGIC_VECTOR (7 DOW

16、NTO 0); DOVE: OUT STD_LOGIC); END COMPONENT LCNT8; SIGNAL DOVE1, DOVE2: STD_LOGIC; SIGNAL LD1, LD2: STD_LOGIC; SIGNAL SPWM: STD_LOGIC; BEGIN U1: LCNT8 PORT MAP (CLK=>CLK, LD=>LD1, D=>A, DOVE=>DOVE1); U2: LCNT8 PORT MAP (CLK=>CLK, LD=>LD2, D=>B, DOVE=>DOVE2); PROCESS (DOVE1, DOV

17、E2) IS BEGIN IF DOVE1='1' THEN SPWM<='0'; ELSIF DOVE2'EVENT AND DOVE2='1' THEN SPWM<='1'; END IF; END PROCESS; LD1<=NOT SPWM; LD2<=SPWM; YPWM<=SPWM; END ARCHITECTURE ART; 第5章 软件仿真 5.1 Quartus Ⅱ软件简介 Quartus Ⅱ软件是美国Altera公司为SOPC(System on a Programmable Chip,系统级可编程

18、芯片)提供最全面的设计平台。比起其他的编译软件,它具有以下的优点: 1】 开放的界面 Quartus Ⅱ软件可与其他EDA厂家的设计输入、综合、验证工具相连接。设计人员可使用Quartus Ⅱ编译器(Compiler)对ALTERA的器件进行编译,然后使用ALTERA或其他标准EDA验证工具进行验证。目前,Quartus Ⅱ支持Cadence、Exemplarlogic、Mentor Graphics、Synopsys、Synplicity、Viewlogic等公司的EDA工具接口。 2】 与结构无关 Quartus Ⅱ系统的核心——编译器(Compiler)支持ALTERA公司的FL

19、EX10K,FLEX8000,FLEX6000,MAX9000,MAX7000,MAX5000和Classic等可编程逻辑器件系列,处理MaxplusⅡ以外唯一真正与结构无关的可编程逻辑设计环境。Quartus Ⅱ的编译器还提供了强大的逻辑综合与优化功能,使设计人员能比较容易地将其设计集成到可编程逻辑器件中。 3】 多平台 Quartus Ⅱ软件可在多种PC机和工作站的操作系统中运行。 4】 完全集成化 Quartus Ⅱ的设计输入、处理、验证、器件编程等功能全部集成在统一的开发环境下,可以使用户进行动态调试,加快开发进程。 5】 丰富的设计库 Quartus Ⅱ提供丰富的库单元供

20、设计者使用,其中包括74系列的全部器件和多种特殊的逻辑宏功能(Macro—Function)以及新型的参数——化兆功能(Mega—Function)。 6】 接受高级描述语言 Quartus Ⅱ接受多种硬件描述语言,包括VHDL、AHDL、C、C++等语言。 7】 良好的人机界面 Quartus Ⅱ具有比MaxplusⅡ更加人性化的人机界面,方便工程人员的操作,基于上述特点,本文采用Quartus Ⅱ软件对DDS频率合成器仿真验证。 5.2用Quartus Ⅱ的仿真步骤和图像 主要步骤: 第一步:建立工程 图四 建立工程

21、图 第二步:建立VHDL文件 图五 建立VHDL文件图 第三步:写入VHDL文件 图六 部分VHDL文件截图 第四步:建立模块文件 图七 建立模块文件图 第五步:连接各模块形成总体原理图 S 图八 模块总体结构逻辑图 第六步:编译做好的文件 图九 编译成功图 第七步:建立波形文件 图十 建立波形文

22、件图 第八步:仿真 输入取s,y。仿真波形,如下图: 图十一 PWM的时序仿真结果 5.3 逻辑综合结果 图十二 逻辑综合结果图 第6章 设计总结 在传统的数字电子系统或IC设计中,手工设计占了较大的比例。一般都是先按电子系统的具体功能要求进行功能划分,然后对每个子模块画出真值表,用卡诺图进行手工逻辑简化,写出布尔表达式,画出相应的逻辑线路图,再据此选择元器件,设计电路板,最后进行实测与调试。显然,手工设计的缺点让人越来越不可接受。故而,EDA技术

23、变得越来越重要,作为当代大学生,要与时俱进,更要掌握这种电子自动化设计。 通过EDA的模拟编译、适配、仿真,可以大大缩短设计周期,降低设计成本。EDA仿真测试技术只需通过计算机就能对所设计的电子系统从各种不同层次的系统性能特点完成一系列准确的测试与仿真操作,在完成实际系统的安装后,还能对系统的目标器件进行所谓边界扫描测试、嵌入式逻辑分析仪的应用,这一切都极大地提高了大规模系统电子设计的自动化程度。 通过对本设计—基于VHDL的PWM信号发生器的设计的学习和研究,让我对硬件系统有了更深入的理解,扩展了很多的知识。做这个设计包含了很多的知识和内容,如EDA、FPGA、VHDL、Quartus

24、Ⅱ、Word、等知识,让我受益匪浅。 在做这个之前,坦白说对于EDA真的没有深入地学习研究,对于Quartus Ⅱ软件也是完全不懂。老师开学就说了要做这个设计,我也没有放在心上,一直到期末才重视起来,各种知识的补充学习,最后就是一团乱麻,什么也没弄好。 后面在班上同学的指导下,才开始安装Quartus Ⅱ软件,然后再去翻阅书籍,百度百科,咨询同学,一点一点地去摸索这个软件是怎么运用的,最主要是上面全是英文,对于英语非常差的我来说,彻底熟悉这个软件就用了很长后一段时间。 后面开始想要把书上的程序改编一下,虽然不是很懂,但是后来我实在不知道怎么去改了,就只是改变了一下输入输出和其他的一些代号

25、而已。程序解决了就开始编译执行,结果就卡在这儿弄不了啦,因为错误实在太多,最让我疑惑的是,明明就是书上的程序改变了一下名字而已,为什么会有那么多错误呢?后面仔仔细细地去检查了一下,才发现,都是粗心惹的祸,其实,编程也是要耐心和细心的。最后终于编译仿真出波形来,除了输入输出代号被改变了,波形和书上是一样的。 在做论文的时候,也遇到很多问题,首先就是资料太少啦,只有一些仿真过程图,程序。对于原理基本不是很懂,还有VHDL语言、Quartus Ⅱ等都不了解,真正是书到用时方恨少。然后又是各种查资料,百度,咨询同学来学习了解。这也让我深刻的体会到实践和理论的差距,更何况我自己之前还没有努力去学习,实

26、践就更是寸步难行。至于课设报告中涉及到的WORD排版知识,随着一次次练习,一点点积累,现在可以说是得心应手。至少在排版时不会遇到障碍。 总之本次课设,让我熟悉了QuartusⅡ、WORD两个常用软件,也复习了一遍VHDL语言的相关知识,又熟悉了一遍用VHDL语言进行编程的过程。但是就我本次实践练习来说,我看到了自己在这方面的劣势,虽然已经决定以后不从事这方面的工作,但是作为本专业的学生,为了不愧对我的大学生活,以后,我会努力的去学习,扩充我的专业知识。在此,感谢那些热情帮助指导我的同学们,谢谢。 第7章 参考文献 [1]潘松,黄继业.

27、《EDA技术与VHDL》(第2版).北京:清华大学出版社,2007. [2]孟庆辉,刘辉,程继航,石静苑. 《EDA技术实用教程》.北京:国防工业出版社,2008. [3]刘江海. 《EDA技术》.武汉:华中科技大学出版社,2009. [4]杨跃. 《FPGA应用开发实战技巧精粹》.北京:人民邮电出版社,2009. [5]王辉,殷颖,陈婷,俞一鸣等. 《X+plus II和Quartus II应用与开发技巧》.北京:机械工业出版社,2007. [6] 谭会生、张昌凡编著,《EDA技术及应用》第三版,西安电子科技大学出版社出版 [7] 李国洪、胡辉、沈明山编著,《EDA技术与实验》,机械工业出版社出版 附录 设计程序 8位可自加载加法计数器LCNT8.VHD PWM信号发生器源程序PWM.VHD 16

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服