ImageVerifierCode 换一换
格式:PPTX , 页数:25 ,大小:327.83KB ,
资源ID:1718220      下载积分:10 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/1718220.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【胜****】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【胜****】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(CMOS数字集成电路.pptx)为本站上传会员【胜****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

CMOS数字集成电路.pptx

1、2.1 引言引言 2.2 集成电路的主要生产工艺集成电路的主要生产工艺 晶片准备晶片准备 制版制版 光刻工艺光刻工艺 氧化工艺氧化工艺 淀积淀积 腐蚀腐蚀 扩散扩散 P型衬底型衬底SiO2N+N+GSD金属金属2.3 CMOS反相器及其版图反相器及其版图 2.3.1 MOS晶体管及其版图晶体管及其版图 LWW多晶硅多晶硅SiO2源源(N+)漏漏(N+)NMOS晶体管晶体管栅栅(G)源源(S)漏漏漏漏(D)(D)栅氧化层栅氧化层P P型型NMOSNMOS管的物理模型管的物理模型管的物理模型管的物理模型P型衬底型衬底 N+N+空穴空穴电子电子沟道沟道NMOS管特性管特性漏极电流漏极电流NMOS管特

2、性管特性当不考虑沟道长度调制当不考虑沟道长度调制系数系数的影响时的影响时:截止状态截止状态截止状态截止状态V VGSGSVVVTNTN V VGSGSVVDSDS+V+VTNTN饱和区饱和区饱和区饱和区 V VTNTNVVGSGSVVDSDS+V+VTNTN 对于对于PMOS管管V VGSGSVVTPTPV VGSGSVVDSDS+V+VTPTPV VGSGS+V+VTPTPVVGSGSVVTPTPNMOS管在线性区的沟道电阻管在线性区的沟道电阻数字电路的应用中数字电路的应用中NMOS管作电阻管作电阻R RDSDSPMOSPMOS管管2.3.2 CMOS反相器的结构及其版图反相器的结构及其版图

3、RP=RNVOUTCMOS反相器反相器VDDVINM1M2VDDVOUTRP (M2)VINVINRN (M1)CMOS反相器的等效模型反相器的等效模型CMOS反相器的制作工艺反相器的制作工艺 物理结果截面物理结果截面(侧视侧视)场氧化场氧化(FOX)掩膜板掩膜板(顶视顶视)N阱阱N阱掩膜板阱掩膜板薄氧薄氧掩膜板掩膜板 薄氧层薄氧层P型衬底型衬底 N阱阱P型衬底型衬底 N阱阱薄氧化层薄氧化层多晶硅掩膜板多晶硅掩膜板 多晶硅多晶硅N+掩膜板掩膜板 N+N+P型衬底型衬底 N阱阱多晶硅多晶硅NMOS管管P型衬底型衬底 N阱阱N+N+PMOS管管P型衬底型衬底 N阱阱N+N+P+P+N+P+P+掩膜

4、板掩膜板(负负)金属金属金属掩膜板金属掩膜板P型衬底型衬底 N阱阱N+N+P+P+接触接触接触孔接触孔接触掩膜接触掩膜P型衬底型衬底 N阱阱N+N+P+P+金属金属2.4 设计规则和工艺参数设计规则和工艺参数 几何设计规则几何设计规则电学设计规则电学设计规则设设计计规规则则几何规则规定了版图制作中几何规则规定了版图制作中的各种尺寸的各种尺寸,对版图各层之间对版图各层之间的重叠、有源区的特征尺寸、的重叠、有源区的特征尺寸、以及线条的宽度和间距等几以及线条的宽度和间距等几何尺寸所作出的规定。何尺寸所作出的规定。电学规则是电路连线电阻、电学规则是电路连线电阻、分布电容、功耗等应达到分布电容、功耗等应

5、达到的指标。的指标。分布电容分布电容MOS晶体管的器件电容晶体管的器件电容 CBS CGB CBD S D 沟道沟道CBS CGB CBDCGSGCGD一般,栅极电容可统一近似为:一般,栅极电容可统一近似为:式中,式中,0是真空的介电系数,是真空的介电系数,0X是是二二氧氧化化硅硅的的相相对对介介电电常常数数,0X=4,A为为栅栅氧氧化化 层面积,层面积,t0X 为栅氧化层厚度。为栅氧化层厚度。,扩散电容扩散电容 源扩散区源扩散区面面 积积漏扩散区漏扩散区面面 积积源区源区漏区漏区ab扩散电容包括扩散扩散电容包括扩散区面电容和侧电容区面电容和侧电容两部分两部分:式中,式中,Cja为每平方微米面

6、结电容,为每平方微米面结电容,Cjp为每微米的侧面为每微米的侧面电容,电容,a为扩散区的宽度,为扩散区的宽度,b为扩散区的长度。为扩散区的长度。结电容结电容Cja是结电压是结电压Vj的函数的函数:式中,式中,B为结电势,为结电势,B0.6V。n是常数,与是常数,与PN结结附近杂质的分布有关,附近杂质的分布有关,n=0.30.5。连线电容连线电容 信号沿导线传播的延迟依赖于许多因素,包括导线的信号沿导线传播的延迟依赖于许多因素,包括导线的分布电阻与电容,驱动源的阻抗,以及负载阻抗。对分布电阻与电容,驱动源的阻抗,以及负载阻抗。对于长线,由导线层中分布电阻和分布电容引起的传播于长线,由导线层中分布

7、电阻和分布电容引起的传播延迟起支配作用。延迟起支配作用。导线的延迟时间导线的延迟时间 in R R R R R out CCCCC当当n很大时很大时:式中,式中,r 是单位长度导线分布电阻,是单位长度导线分布电阻,c 是单位长度导线是单位长度导线分布电容,分布电容,l 是导线长度。是导线长度。门的延迟门的延迟 CMOS门的延迟下降时间门的延迟下降时间 上升时间上升时间上升时间上升时间trtf0.9VDD0.1VDDCMOS电路的功耗电路的功耗 静态功耗静态功耗动态功耗动态功耗动态功耗动态功耗对负载电容对负载电容对负载电容对负载电容充放电功耗充放电功耗充放电功耗充放电功耗短路功耗短路功耗短路功耗

8、短路功耗 减小减小CMOS管的输入电容,对于提高电路的工作速度和管的输入电容,对于提高电路的工作速度和降低动态功耗都是有利的。此外,降低电源电压可以同时减降低动态功耗都是有利的。此外,降低电源电压可以同时减少静态功耗、动态功耗和短路功耗,因此在低功耗系统中都少静态功耗、动态功耗和短路功耗,因此在低功耗系统中都采用采用1.53.3V的电源电压。的电源电压。2.5 CMOS数字电路的特征数字电路的特征2.5.1 标准逻辑电平标准逻辑电平种类种类供电电源供电电源TTL5.00.82.0ALSTT5.00.82.0ECL-5.2-1.5-1.1HCMOS5.00.93.6NMOS5.00.93.62.

9、5.2 逻辑扇出特性逻辑扇出特性 R 2.5.3 容性负载及其影响容性负载及其影响 tPD=tLH+tHL=2.2(RP+RN)C2.5.4 CMOS电路的噪声容限电路的噪声容限设设VOL和和VOH是反相器的额定输出低电平和高电平,是反相器的额定输出低电平和高电平,VIL和和VIH是反是反相器输入端的阈值电压,则当反相器的输入相器输入端的阈值电压,则当反相器的输入ViVIL时,反相器输出时,反相器输出为高电平;为高电平;ViVIH时,反相器输出为低电平,当时,反相器输出为低电平,当VILViVIH时,电时,电路处于不定态。路处于不定态。VIL是保证可靠的逻辑是保证可靠的逻辑“1”状态状态CMO

10、S反相器的最反相器的最大输入电压,大输入电压,VIH是保证可靠的逻辑是保证可靠的逻辑“0”状态状态CMOS反相器的最小反相器的最小输入电压。于是,定义噪声容限为:输入电压。于是,定义噪声容限为:低电平噪声容限低电平噪声容限 NML=VIL-VOL 高电平噪声容限高电平噪声容限 NMH=VOH-VIH CMOS电路的噪声容限的分析计算电路的噪声容限的分析计算CMOS反相器的直流电压转移特性曲线反相器的直流电压转移特性曲线VDVOH=VDDVOL=0VILVIHViCMOS电路的噪声容限电路的噪声容限 对于典型的对于典型的CMOS电路,电路,VTN=1V,VTP=-1V,VDD=5V,CMOS电路

11、的噪声容限电路的噪声容限 对于对于NMOS电路,电路,NML=1.38V,NMH=1.98V 对于对于TTL电路,电路,NML=0.4V,NMH=0.8V 对于对于3.3V供电的供电的CMOS电路,电路,NML=1.4875V,NMH=1.4875V 2.6 CMOS逻辑门逻辑门2.6.1 CMOS或非门或非门VDDM3M4baM1M2输入输入导通管导通管截止管截止管输出输出输出阻抗输出阻抗ba00M3,M4M1,M212RP01M1,M4M2,M30RN10M2,M3M1,M40RN11M1,M2M3,M401/2RN2.6.2 CMOS与非门与非门VDDM4M2M1M3ab输入输入导通管导通管截止管截止管输出输出输出阻抗输出阻抗ba00M3,M4M1,M211/2RP01M2,M3M1,M41RP10M1,M4M2,M31RP11M1,M2M3,M402RN2.7 CMOS传输门传输门2.7.1 NMOS多路选择器多路选择器M4F4F3F2abM7M5M3M1M8M6M2F1Ya b导通管导通管输出输出Y0 0M1,M2M3,M6F10 1M3,M4M1,M8F21 0M5,M6M2,M7F31 1M7,M8M4,M5F42.7.2 CMOS传输传输ACB

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服