ImageVerifierCode 换一换
格式:PPT , 页数:31 ,大小:251KB ,
资源ID:13050008      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/13050008.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(EDA技术与Verilog设计第7章.ppt)为本站上传会员【xrp****65】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

EDA技术与Verilog设计第7章.ppt

1、Slide Title foo,Body Text,Second Level,Third Level,Fourth Level,Fifth Level,第,7,章,Verilog,设计的层次与风格,主要,内容,结构(,Structural),描述,行为(,Behavioural,),描述,数据流(,Data Flow),描述,基本组合电路设计,基本时序电路设计,7.1,Verilog,设计的层次,结构(,Structural,),描述,行为(,Behavioural,),描述,数据流(,Data Flow,),描述,在,Verilog,程序中可通过如下方式描述电路的结构,调用,Verilog,

2、内置门元件(门级结构描述),调用开关级元件(晶体管级结构描述),用户自定义元件,UDP,(也在门级),7.2,结构,(,Structural,),描述,Verilog,的,内置门元件,门元件的调用,调用门元件的格式为:,门元件名字,(,),其中普通门的端口列表按下面的顺序列出:,(输出,输入,1,,输入,2,,输入,3,);,比如:,and a1(out,in1,in2,in3);/,三输入与门,对于三态门,则按如下顺序列出输入输出端口:,(输出,输入,使能控制端);,比如:,bufif1 mytri1(out,in,enable);/,高电平使能的三态门,门级结构描述的,2,选,1,MUX,

3、module MUX1(out,a,b,sel,);,output out;,input a,b,sel,;,not (,sel,_,sel,);,and(a1,a,sel,_),(a2,b,sel,);,or (out,a1,a2);,endmodule,7.3,行为描述,就是对设计实体的数学模型的描述,其抽象程度远高于结构描述方式。行为描述类似于高级编程语言,当描述一个设计实体的行为时,无需知道具体电路的结构,只需要描述清楚输入与输出信号的行为,而不需要花费更多的精力关注设计功能的门级实现。,行为描述的2,选,1,MUX,module mux2(out,a,b,sel,);,output

4、out;,input a,b,sel,;,reg,out;,always(a or b or,sel,),begin,if(sel,)out=b;,else out=a;,end,endmodule,7.4,数据流描述,数据流描述方式主要使用持续赋值语句,多用于描述组合逻辑电路,其格式为:,assign,LHS_net,=,RHS_expression,;,右边表达式中的操作数无论何时发生变化,都会引起表达式值的重新计算,并将重新计算后的值赋予左边表达式的,net,型变量。,数据流描述的2选1,MUX,module MUX3(out,a,b,sel,);,output out;,input a

5、b,sel,;,assign out=,sel,?b:a;,endmodule,7.5,不同描述风格的设计,对设计者而言,采用的描述级别越高,设计越容易;对综合器而言,行为级的描述为综合器的优化提供了更大的空间,较之门级结构描述更能发挥综合器的性能,所以在电路设计中,除非一些关键路径的设计采用门级结构描述外,一般更多地采用行为建模方式。,结构描述的一位全加器,module full_add1(a,b,cin,sum,cout,);,input a,b,cin,;,output sum,cout,;,wire s1,m1,m2,m3;,and (m1,a,b),(m2,b,cin,),(m3,

6、a,cin,);,xor,(s1,a,b),(sum,s1,cin,);,or (,cout,m1,m2,m3);,endmodule,数据流描述的1位全加器,module full_add2(a,b,cin,sum,cout,);,input a,b,cin,;,output sum,cout,;,assign sum=a b,cin,;,assign,cout,=(a&b)|(b&,cin,)|(,cin,endmodule,行为描述的1位全加器,module full_add4(a,b,cin,sum,cout);,input,a,b,cin,;output,sum,cout,;,reg

7、sum,cout,m1,m2,m3;,always(a or b or,cin,),begin,m1=,a&b,;m2=,b&cin,;m3=,a&cin,;,sum=(,ab)cin,;,cout,=(m1|m2)|m3;,end,endmodule,4,位加法器,4-,bit adder,include full_add1.v,module add4_1(sum,cout,a,b,cin,);,output 3:0 sum;,output,cout,;,input 3:0 a,b;input,cin,;,full_add1 f0(a0,b0,cin,sum0,cin1);,full_ad

8、d1 f1(a1,b1,cin1,sum1,cin2);,full_add1 f2(a2,b2,cin2,sum2,cin3);,full_add1 f3(a3,b3,cin3,sum3,cout,);,endmodule,结构描述的4位级连全加器,module add4_2(cout,sum,a,b,cin);,output3:0 sum;,output,cout,;,input3:0,a,b,;,input,cin,;,assign ,cout,sum,=,a+b+cin,;,endmodule,数据流描述的4位加法器,行为描述的4位加法器,module add4_3(cout,sum,a

9、b,cin);,output3:0 sum;,output,cout,;,input3:0,a,b,;,input,cin,;,reg3:0 sum;,reg,cout,;,always (a or b or,cin,),begin,cout,sum,=,a+b+cin,;,end,endmodule,7,.6 基本组合电路设计,门级结构描述,module gate1(F,A,B,C,D);,input A,B,C,D;,output F;,nand(F1,A,B);/,调用门元件,and(F2,B,C,D);,or(F,F1,F2);,endmodule,数据流描述,module gate

10、2(F,A,B,C,D);,input A,B,C,D;,output F;,assign F=(A/assign,持续赋值,endmodule,行为描述,module gate3(F,A,B,C,D);,input A,B,C,D;,output F;,reg,F;,always(A or B or C or D),/,过程赋值,begin,F=(A,end,endmodule,基本组合电路设计,用,bufif1,关键字描述的三态门,module tri_1(in,en,out);,input in,en;,output out;,tri out;,bufif1 b1(out,in,en);

11、endmodule,基本组合电路设计,3-,to-8 decoder,module decoder_38(out,in);,output7:0 out;,input2:0 in;reg7:0 out;,always(in),begin,case(in,),3d0:out=8b11111110;,3d1:out=8b11111101;,3d2:out=8b11111011;,3d3:out=8b11110111;,3d4:out=8b11101111;,3d5:out=8b11011111;,3d6:out=8b10111111;,3d7:out=8b01111111;,endcase,end

12、endmodule,基本组合电路设计,奇偶校验位产生器,Module,parity(even_bit,odd_bit,input_bus,);,output,even_bit,odd_bit,;,input7:0,input_bus,;,assign,odd_bit,=,input_bus,;/,产生奇校验位,assign,even_bit,=odd_bit;/,产生偶校验位,endmodule,基本组合电路设计,用,if-else,语句描述的,4,选,1,MUX,module mux4_1(out,in0,in1,in2,in3,sel);,output out;,input in0,in

13、1,in2,in3;,input1:0,sel,;,reg,out;,always(in0 or in1 or in2 or in3 or,sel,),begin,if(sel,=2b00)out=in0;,else,if(sel,=2b01)out=in1;,else,if(sel,=2b10)out=in2;,else out=in3;,end,endmodule,7,.7,基本时序电路设计,D-FF designs,(,基本,D,触发器,),module DFF(Q,D,CLK);,output Q;,input D,CLK;,reg,Q;,always(,posedge,CLK),be

14、gin,Q=D;,end,endmodule,基本时序电路设计,带异步清,0,、异步置,1,的,D,触发器,module DFF1(q,qn,d,clk,set,reset);,input,d,clk,set,reset,;,output,q,qn;reg,q,qn,;,always(,posedge,clk,or,negedge,set or,negedge,reset),begin,if(!reset)begin,q=0;,qn,=1;/,异步清,0,,低电平有效,end,else if(!set)begin,q=1;,qn,=0;/,异步置,1,,低电平有效,end,else begin

15、 q=,d;qn,=d;end,end,endmodule,基本时序电路设计,带同步清,0,、同步置,1,的,D,触发器,module DFF2(q,qn,d,clk,set,reset);,input d,clk,set,reset;,output q,qn,;,reg,q,qn,;,always(,posedge,clk,),begin,if(reset),begin q=0;qn=1;end/,同步清,0,,高电平有效,else if(set),begin q=1;qn=0;end/,同步置,1,,高电平有效,else begin q=d;,qn,=d;end,end,endmodule

16、基本时序电路设计,8,位数据锁存器,module latch_8(qout,data,clk);,output7:0,qout,;,input7:0 data;input,clk,;,reg7:0,qout,;,always(,clk,or data),begin,if(clk,),qout,=data;,end,endmodule,基本时序电路设计,8,位数据寄存器,module reg8(out_data,in_data,clk,clr);,output7:0 out_data;,input7:0 in_data;,input,clk,clr,;reg7:0 out_data;,alwa

17、ys(,posedge,clk,or,posedge,clr,),begin,if(clr,)out_data=0;,else out_data=in_data;,end,endmodule,基本时序电路设计,可变模加法,/,减法计数器,module,updown_count(d,clk,clear,load,up_down,qd,);,input7:0 d;input,clk,clear,load,up_down,;,output7:0,qd,;reg7:0,cnt,;,assign,qd,=,cnt,;,always (,posedge,clk,),begin,if(!clear),cnt

18、8h00;/,同步清0,低电平有效,else if(load),cnt,=d;/,同步预置,else if(up_down),cnt,=cnt+1;/,加法计数,else,cnt,=cnt-1;/,减法计数,end,endmodule,习 题,7-1,Verilog,语言支持哪几种描述方式,各有什么特点?,7-2,分别用结构描述和行为描述方式设计一个基本的,D,触发器,并进行综合。,7-3,分别用结构描述和行为描述方式设计一个,JK,触发器,并进行综合。,7-4,试编写同步模,5,计数器程序,有进位输出和异步复位端。,7-5,编写,4,位串,/,并转换程序。,7-6,编写,4,位并,/,串转换程序。,7-7,编写,4,位除法电路程序。,

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服