ImageVerifierCode 换一换
格式:DOC , 页数:18 ,大小:542.04KB ,
资源ID:1266010      下载积分:8 金币
验证码下载
登录下载
邮箱/手机:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/1266010.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
声明  |  会员权益     获赠5币     写作写作

1、填表:    下载求助     留言反馈    退款申请
2、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
3、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
4、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
5、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前自行私信或留言给上传者【w****g】。
6、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
7、本文档遇到问题,请及时私信或留言给本站上传会员【w****g】,需本站解决可联系【 微信客服】、【 QQ客服】,若有其他问题请点击或扫码反馈【 服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【 版权申诉】”(推荐),意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4008-655-100;投诉/维权电话:4009-655-100。

注意事项

本文(第五章-同步时序逻辑电路的习题-数字逻辑-(2).doc)为本站上传会员【w****g】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4008-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

第五章-同步时序逻辑电路的习题-数字逻辑-(2).doc

1、第五章 同步时序逻辑电路的习题一、基本知识点1、时序逻辑电路的一般结构输入信号输出信号X1X2XnZ1Z2Zm组合逻辑电路存储电路ysy1Y1Yr特点:a、有存储电路(记忆元件);有组合电路(特殊时可没有) b、包含反馈电路,电路功能与“时序”相关 c、输出不仅与输入(X)有关,而且与存储状态(Y)有关分类:(1)Mealy型 ZF(X,Q)过去输入现态现在输入输出 输出是电路的输入和现态的函数(注意输出与输入有直接关系) (2)Moore型 ZF(Q) 输出仅仅是电路现态的函数(注意输出与输入没有直接关系)输出所有输入现态同步时序逻辑电路:各触发器共用同一时钟信号,即电路中各触发器状态的转换

2、时刻在统一时钟信号控制下同步发生。异步时序逻辑电路:电路没有统一的时钟信号对状态变化进行同步控制,输入信号的变化将直接引起电路状态的变化。 /本课程将较少讨论异步时序逻辑电路2、同步时序逻辑电路的描述 注意:任一个同步时序逻辑电路的结构和功能可用3组函数表达式完整地描述。 (1)激励函数表达式:存储电路输入Y与电路输入X和现态Q之间的关系 YF(X,Q) /现态Q就是上图存储电路原始的输出yk (2)次态函数表达式:电路的次态Qn+1与激励函数Y和现态Q之间关系 Qn+1F(Y,Q) /次态Qn+1就是上图存储电路再次触发后的输出ykn+1 (3)输出函数表达式:电路的输出Z和输入X和当前现态

3、Q的关系 Mealy型 ZF(X,Q) Moore型 ZF(Q) 状态表的格式 Mealy型 Moore型次 态 现 态Zyn+1y输入X输 出yn+1 / Zy输入X次态 / 输出现 态 状态图的画法Mealy型yn+1yx / ZMoore型yn+1Zyn+1 / Zx 3、同步时序逻辑电路分析 (1)表格法的分析步骤 a、根据电路写出输出表达式和激励函数表达式 b、列出各自的激励矩阵,确定电路相应的次态 c、作出给定电路的状态表和状态图 d、拟定一个典型输入序列,画出时间图,描述此电路的功能(2)代数法的分析步骤a、根据电路写出输出表达式和激励函数表达式 b、把激励函数代入次态方程,导出

4、次态方程组 c、根据此方程组,作出状态表和状态图 d、拟定一个典型输入序列,画出时间图,描述此电路的功能 注意:上述两种分析方法的b、c两步骤不同4、同步时序逻辑电路设计 步骤: (1)形成原始的状态图和状态表 (2)对原始的状态进行化简,变成最简状态,降低电路复杂度和成本 (3)把状态与二进制代码相对应,即决定触发器的个数 (4)确定激励函数(对应触发器的种类)和输出函数(对应逻辑电路的种类),并画出逻辑电路图5、常用的时序电路 (1)计数器 周期性的状态循环 按进制可分为:二进制计数器、BCD码计数器、任意进制计数器(楼两种存在无效状态) 按时钟输入方式:同步计数器、异步计数器 按趋势可分

5、为:加“1”计数器、减“1”计数器 * 同步二进制计数器(3位数值,即3个触发器) 用3个JK触发器实现,电路图如下所示(输入端悬空为信号“1”)CpIKIJQ2&Q0IKIJIKIJQ1 驱动方程 J0 K0 1 (Q0触发器的输入控制) J1 K1 Q0 (Q1触发器的输入控制) J2 K2 Q0 Q1 (Q2触发器的输入控制) 输出方程 Z (Q2 Q1 Q0) 三个触发器的输出端原相直接输出 输出波形如下所示CpQ0Q1Q2001010011100101110111000 说明:Q0触发器按时钟Cp触发,每一个时钟Q0触发器翻转一次 Q1触发器接收Q0触发器的原相输出,当Q0原相输出为

6、1后才翻转一次 Q2触发器接收Q0和Q1原相输出相与之后的结果,只有前两者输出均为1后才翻转一次* 异步二进制计数器Q0IKIJCpIKIJQ1IKIJQ2CR悬空也用3个JK触发器实现,CR为清零端,电路图如下所示(3个JK触发器的输入端均悬空)驱动方程同上(略) 输出波形如下所示(对比同步计数器,看看异同)CpQ0Q1Q2111110101100011010001 注意:如反向输出则为加“1”计数(1)寄存器 多个触发器的并行操作,可以暂存数据信息 * 数据寄存器(4位数值,即4个触发器)IDQ0IDQ1IDQ2IDQ3Cp数据输入端(存储4位数据)用D触发器来实现,电路图如下所示IDQ0

7、IDQ1IDQ2IDQ3Cp数据输入端(存储4位数据)* 移位寄存器(输入可并行亦可串行,输出可并行亦可串行)各位之间存在传递关系 * 移位寄存器(各位之间存在传递关系,且首位和末位也存在传递关系)IDQ0IDQ1IDQ2IDQ3Cp数据输入端(存储4位数据) 注意:前面示意的均为左移位,如右移位,传递关系相反二、相关习题*填空题1、时序逻辑电路按其状态改变是否受统一定时信号控制,可分为( )和( )两种类型。2、一个同步时序逻辑电路可用( )、( )和( )3组函数表达式描述。3、Mealy型时序逻辑电路的输出是( )的函数,Moore型时序逻辑电路的输出是( )的函数。4、设最简状态表包含

8、的状态数目为n,相应电路中的触发器个数为m,则m和n应满足关系( )。5、一个Mealy型“0011”序列检测器的最简状态表中包含( )个状态,电路中有( )个触发器。6、某同步时序逻辑电路的状态表如下所示,若电路初始状态为A,输入序列x=010101,则电路产生的输出响应序列为( )。现态次态 / 输出x=0x=1AB/0C/1BC/1B/0CA/0A/17、某同步时序逻辑电路的状态图如下所示,若电路的初始状态为A,则在输入序列11010010作用下的状态和输出响应序列分别为( )和( )。ABC0 / 00 / 11 / 00 / 01/ 01 / 08、某某同步时序逻辑电路图如下所示,设

9、电路现态y2y1=00,经过3个时钟脉冲后,电路的状态为( )。y1IKIJy2IKIJCp“1”*选择题(单选)1、下列触发器中,( )不可作为同步时序逻辑电路的存储器件。A. 基本R-S触发器 B. D触发器 C. J-K触发器 D. T触发器2、构成一个模10同步计数器,需要( )触发器。A. 3个 B. 4个 C. 5个 D. 10个3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( )。A. 状态数目更多 B. 状态数目更少 C. 触发器更多 D. 触发器一定更少4、同步时序电路设计中,状态编码采用相邻编码法的目的是( )。A. 减少电路中的触发器 B.

10、提高电路速度 C. 提高电路可靠性 D. 减少电路中的逻辑门*判断题1、同步时序逻辑电路中的存储元件可以是任意类型的触发器。 ( )2、若某同步时序逻辑电路可设计成Mealy型或者Moore型,则采用Mealy型电路比采用Moore型电路所需状态数目少。 ( )3、实现同一功能的最简Mealy型电路比最简Moore型电路所需触发器数目一定更少。 ( )4、最大等效类是指含状态数目最多的等效类。 ( )5、同步时序逻辑电路设计中,状态编码采用相邻编码法是为了消除电路中的竞争。( )6、根据最简二进制状态表确定输出函数表达式时,与所选触发器类型无关。 ( )7、设计一个同步模5计数器,需要5个触发

11、器。 ( )8、同步时序逻辑电路中的无效状态是由于状态表没有达到最简导致的。 ( )9、一个存在无效状态的同步时序逻辑电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。 ( )*分析及设计题1、状态图如下所示,指出该电路属于何种类型?实现什么功能?相应的电路中需要几个触发器?00011110状态y2y11/00/00/00/01/01/01/00/1输入x / 输出ZxCpy3IKIJy2IKIJ&。1。y1IKIJ“1”y12、分析下图所示的逻辑电路,说明该电路的功能。&y1IKIJy2IKIJ1。&ZCpx3、分析下图所示的逻辑电路,设电路初始状态为“00”,输入序列为x=10

12、011110110,作出输出响应序列,并说明电路功能。4、分析下图所示的逻辑电路,说明该电路的功能。y2IKIJ。y2y1IKIJ。y1=1&1。&1ZCpx“1”5、试作出“0101”序列检测器的最简Mealy型状态表和Moore型状态表。典型输入、输出序列为输入x1 1 0 1 0 1 0 1 0 0 1 1输出Z0 0 0 0 0 1 0 1 0 0 0 06、化简如下所示的原始状态表 现态次态 / 输出x=0x=1AB/0C/0BA/0F/0CF/0G/0DA/0C/0EA/0A/1FC/0E/0GA/0B/17、用D触发器作为存储元件设计一个4位串行输入、并行输出的双向移位寄存器。该

13、电路有一个数据输入端x和一个控制输入端M。当M=0时,实现左移,数据从右端串行输入;当M=1时,实现右移,数据从左端串行输入。三、习题参考答案*填空题1、时序逻辑电路按其状态改变是否受统一定时信号控制,可分为(同步时序逻辑电路)和(异步时序逻辑电路)两种类型。2、一个同步时序逻辑电路可用(输出函数表达式)、(激励函数表达式)和(次态函数表达式)3组函数表达式描述。3、Mealy型时序逻辑电路的输出是(输入和状态变量)的函数,Moore型时序逻辑电路的输出是(状态变量)的函数。4、设最简状态表包含的状态数目为n,相应电路中的触发器个数为m,则m和n应满足关系(2m n 2m-1)。5、一个Mea

14、ly型“0011”序列检测器的最简状态表中包含( 4 )个状态,电路中有( 2 )个触发器。6、某同步时序逻辑电路的状态表如下所示,若电路初始状态为A,输入序列x=010101,则电路产生的输出响应序列为( 001100 )。现态次态 / 输出x=0x=1AB/0C/1BC/1B/0CA/0A/17、某同步时序逻辑电路的状态图如下所示,若电路的初始状态为A,则在输入序列11010010作用下的状态和输出响应序列分别为(AABCBBCB)和(00001001)。ABC0 / 00 / 11 / 00 / 01/ 01 / 08、某某同步时序逻辑电路图如下所示,设电路现态y2y1=00,经过3个时

15、钟脉冲后,电路的状态为(y2y1=11)。y1IKIJy2IKIJCp“1”*选择题(单选)1、下列触发器中,( A )不可作为同步时序逻辑电路的存储器件。A. 基本R-S触发器 B. D触发器 C. J-K触发器 D. T触发器2、构成一个模10同步计数器,需要( B )触发器。A. 3个 B. 4个 C. 5个 D. 10个3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。A. 状态数目更多 B. 状态数目更少 C. 触发器更多 D. 触发器一定更少4、同步时序电路设计中,状态编码采用相邻编码法的目的是( D )。A. 减少电路中的触发器 B. 提高电

16、路速度 C. 提高电路可靠性 D. 减少电路中的逻辑门*判断题1、同步时序逻辑电路中的存储元件可以是任意类型的触发器。 ( )2、若某同步时序逻辑电路可设计成Mealy型或者Moore型,则采用Mealy型电路比采用Moore型电路所需状态数目少。 ( )3、实现同一功能的最简Mealy型电路比最简Moore型电路所需触发器数目一定更少。 ( )4、最大等效类是指含状态数目最多的等效类。 ( )5、同步时序逻辑电路设计中,状态编码采用相邻编码法是为了消除电路中的竞争。( )6、根据最简二进制状态表确定输出函数表达式时,与所选触发器类型无关。 ( )7、设计一个同步模5计数器,需要5个触发器。

17、( )8、同步时序逻辑电路中的无效状态是由于状态表没有达到最简导致的。 ( )9、一个存在无效状态的同步时序逻辑电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。 ( )*分析及设计题1、状态图如下所示,指出该电路属于何种类型?实现什么功能?相应的电路中需要几个触发器?00011110状态y2y11/00/00/00/01/01/01/00/1输入x / 输出Z从状态图上看是输入和状态变量的函数,所以是Mealy型电路“100”序列检测器,需要两个触发器(4种状态)。xCpy3IKIJy2IKIJ&。1。y1IKIJ“1”y12、分析下图所示的逻辑电路,说明该电路的功能。 (1)写

18、出激励函数表达式 x() y()1 J1 = x() ,K1 = 1 x() y()1 J2 = K2 = =( ) x + y1 J3= K3 = y2 =( )(x + y1)y2 =( ) x y2+ y1 y2 (2)列出激励矩阵和次态真值表 y1的激励矩阵输入x激励函数J1 K1011 10 1 y2的激励矩阵输入x现态y1激励函数J2 K2001101010 01 11 11 1y3的激励矩阵输入x现态y2 y1激励函数J3 K3000011110 00 11 01 10 00 11 01 10 00 00 01 10 00 01 11 1上述三表合并,如下所示(并依次列出次态值)

19、输入x现态y3 y2 y1激励函数J3 K3 J2 K2 J1 K1次态y3n+1 y2n+1 y1n+1000000000 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 0 0 1 10 0 1 1 1 10 0 0 0 1 11 1 1 1 1 10 0 0 0 1 10 0 1 1 1 10 0 0 0 1 11 1 1 1 1 10 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 0111111110 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 1 1 0 10 0 1 1 0 11

20、 1 1 1 0 11 1 1 1 0 10 0 1 1 0 10 0 1 1 0 11 1 1 1 0 11 1 1 1 0 10 1 00 1 01 0 01 0 01 1 01 1 00 0 00 0 0 (3)作出状态表和状态图 状态表如下所示:现态y3 y2 y1次态y3n+1 y2n+1 y1n+1x = 0x =10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 10 1 00 1 11 0 01 0 11 1 01 1 10 0 00 1 00 1 01 0 01 0 01 1 01 1 00 0 00 0 0110010000100111

21、01100110111111111 状态图如下所示:00000000000001010011000101111110100000000 (4)功能评述 当x=0时,进行模8计数;当x=1时,进行模4计数(且只是偶数计数)3、分析下图所示的逻辑电路,设电路初始状态为“00”,输入序列为x=10011110110,作出输出响应序列,并说明电路功能。&y1IKIJy2IKIJ1。&ZCpx(1)写出激励函数表达式 J1 = x ,K1 = x()J2 = x y1 ,K2 = x()Z = x y2 y1(2)列出激励矩阵和次态真值表 y1的激励矩阵输入x激励函数J1 K1说明010 11 0清0置

22、1y2的激励矩阵输入x现态y1激励函数J2 K2说明001101010 10 10 01 0清0清0保持置1上述二表合并,如下所示(并依次列出次态值)输入x现态y2 y1激励函数J2 K2 J1 K1次态y2n+1 y1n+1000011110 00 11 01 10 00 11 01 10 1 0 10 1 0 10 1 0 10 1 0 10 0 1 01 0 1 00 0 1 01 0 1 00 00 00 00 00 11 11 11 1 (3)作出状态表和状态图 状态表如下所示:现态y2 y1次态y3n+1 y2n+1 y1n+1 / 输出x = 0x =10 00 11 01 10

23、 0 / 00 0 / 00 0 / 00 0 / 00 1 / 01 1 / 01 1 / 01 1 / 1输入x / 输出Z0/01/10/00/01/01/01/0000111100/0 状态图如下所示:000000000 由状态图可看出,状态11为无效状态 (4)功能评述设初始状态为“00”,输入序列为x = 1 0 0 1 1 1 1 0 1 1 0 Z = 0 0 0 0 0 1 1 0 0 0 0 由上可知,该电路为“111”序列检测器,当连续输入3个或3个以上1时,输出为1。4、分析下图所示的逻辑电路,说明该电路的功能。y2IKIJ。y2y1IKIJ。y1=1&1。&1ZCpx

24、“1”(1)写出激励函数表达式 J1 = K1 = 1J2 = K2 =x y1 Z = x y()2 y()1 + x() y2 y1(2)列出激励矩阵和次态真值表y1的激励矩阵输入x激励函数J1 K1说明011 11 1翻转翻转y2的激励矩阵输入x现态y1激励函数J2 K2说明001101010 01 11 10 0保持翻转翻转保持上述二表合并,如下所示(并依次列出次态值)输入x现态y2 y1激励函数J2 K2 J1 K1次态y2n+1 y1n+1000011110 00 11 01 10 00 11 01 10 0 1 11 1 1 10 0 1 11 1 1 11 1 1 10 0 1

25、 11 1 1 10 0 1 10 11 01 10 01 10 00 11 0 (3)作出状态表和状态图 状态表如下所示:现态y2 y1次态y3n+1 y2n+1 y1n+1 / 输出x = 0x =10 00 11 01 10 1 / 01 0 / 01 1 / 00 0 / 11 1 / 10 0 / 00 1 / 01 0 / 0输入x / 输出Z0/10/01/11/01/01/00/0000111100/0 状态图如下所示: (4)功能评述当x=0时,进行二进制加1计数,输出为进位信号;当x=1时,进行二进制减1计数,输出为借位信号。5、试作出“0101”序列检测器的最简Mealy

26、型状态表和Moore型状态表。典型输入、输出序列为输入x1 1 0 1 0 1 0 1 0 0 1 1输出Z0 0 0 0 0 1 0 1 0 0 0 0 (1)Mealy型状态描述初始状态A状态检测到第一个0B状态检测到01C状态检测到010D状态 D状态如再输入1,回到C状态;如再输入0,回到B状态。 状态表如下所示:现态次态 / 输出x = 0x =1ABCDB / 0B / 0D / 0B / 0A / 0C / 0A / 0C / 1(2)Moore型状态描述初始状态A状态检测到第一个0B状态检测到01C状态检测到010D状态检测到0101E状态 状态表如下所示:(因为是状态的输出,

27、所以必须有结果状态)现 态次态输 出Zx = 0x =1ABCDEBBDBDACACA000016、化简如下所示的原始状态表 现态次态 / 输出x=0x=1AB/0C/0BA/0F/0CF/0G/0DA/0C/0EA/0A/1FC/0E/0GA/0B/1 (1)利用隐含表找等效状态对顺序比较结果如下:ABACCEAFCGEGCFACEFAFFGCFABBCCEBFCGBCDEFGBCDEFA关联比较结果如下:ABACCEAFCGEGCFACEFAFFGCFABBCCEBFCGBCDEFGBCDEFA(2)求最大等效类 从上图得A,B、A,D、B,D、C,F、E,G 最大等效类为A,B,D、C,

28、F、E,G 则A,B,D用a表示,C,F用b表示,E,G用c表示。(3)得最简状态表现态次态 / 输出x = 0x =1abca / 0b / 0a / 0b / 0c / 0a / 17、用D触发器作为存储元件设计一个4位串行输入、并行输出的双向移位寄存器。该电路有一个数据输入端x和一个控制输入端M。当M=0时,实现左移,数据从右端串行输入;当M=1时,实现右移,数据从左端串行输入。设4位触发器的状态从左到右依次用y4、y3、y2、y1表示,依据题意直接写出次态方程组,如下所示:y4n+1 = M x + M() y3 y3n+1 = M y4 + M() y2 y2n+1 = M y3 + M() y1 y1n+1 = M y2 + M() x MCp1&1&1&1&IDy1IDy2IDy3IDy41。x电路图如下所示:

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服