ImageVerifierCode 换一换
格式:PPT , 页数:23 ,大小:650.50KB ,
资源ID:12563252      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/12563252.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(Verilog-HDL数字系统设计.ppt)为本站上传会员【仙人****88】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

Verilog-HDL数字系统设计.ppt

1、单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,*,*,Verilog,HDL,数字系统设计,Verilog,HDL,数字设计与综合,(,第二版,),夏宇闻,下载链接,A Guide to Digital Design and Synthesis,Second Edition,下载链接,Automation,电子设计自动化,HDL,:,Hardware,Description,Languages,硬件描述语言,RTL,:,register transfer level,寄存器传输级,名词,硬件描述语言优点,电路的逻辑功能容易理解;,便于计算机对逻辑进行分

2、析处理;,把逻辑设计与具体电路的实现分成两个独立,的阶段来操作;,逻辑设计与实现的工艺无关;,逻辑设计的资源积累可以重复利用;,可以由多人共同更好更快地设计非常复杂,的逻辑电路(几十万门以上的逻辑系统),Verilog,HDL,的发展历史,抽象级,系统说明,-,设计文档,/,算法描述,RTL/,功能级,-,Verilog,门级,/,结构级,-,Verilog,版图,/,物理级,-,几何图形,行为综合,综合前仿真,逻辑综合,综合后仿真,版图,输入,/,仿真速度,高,低,系统说明,-,设计文档,/,算术描述,RTL/,功能级,-,Verilog,门级,/,结构级,-,Verilog,版图,/,物理

3、级,-,几何图形,详细程度,低,高,抽象级,Verilog,描述能力,行为级,用功能块之间的数据流对系统进行描述,在需要时在函数块之间进行调度赋值。,RTL,级,/,功能级,用功能块内部或功能块之间的数据流和控制信号描述系统,基于一个已定义的时钟的周期来定义系统模型,结构级,/,门级,用基本单元,(primitive),或低层元件,(component),的连接来描述系统以得到更高的精确性,特别是时序方面。,在综合时用特定工艺和低层元件将,RTL,描述映射到门级网表,几个重要基本概念,综合:,通过工具把用,V,erilog,HDL,描述的模块自动转换为用门级电路网表表示的模块的过程。,寄存器传

4、输级,Verilog,HDL,模块:,也可称为,RTL(,Verilog,)HDL,模块。它是符合特定标准和风格的描述状态转移和变化的,Verilog,HDL,模块。能用综合器把它转换为门级逻辑。,几个重要基本概念,3,),Verilog,HDL,测试模块,:,用,Verilog,HDL,描述的模块,可以用来产生测试信号序列并可以接收被测试模块的信号,用于验证所设计的模块是否能正常运行,往往不可综合成具体门级电路。,4,)布局布线,:,把用,综合器自动生成的门级网表(,EDIF),通过运行一个自动操作的布局布线工具,使其与具体的某种,FPGA,或某种,ASIC,工艺库器件对应起来,并加以连接的

5、过程。,抽象级别和综合与仿真的关系,行为仿真:,行为的验证和验证模块分割的合理性,前仿真 :,即,RTL,级仿真,检查有关模块逻辑执行步骤是否正确。,逻辑综合:,把,RTL,级模块转换成门级。,后仿真:,用门级模型做验证,检查门的互连逻辑其功能是否正确。,布局布线:,在门级模型的基础上加上了布线延时,布局布线后仿真:,与真实的电路最接近的验证。,Verilog,HDL,模块和接口,Verilog 模块由两部分组成:端口信息和内部功能。,module block1(a,b,c,d,e);,input a,b,c;,output d,e;,assign d=a|(b,assign e=(b,end

6、module,a,b,c,d,e,Verilog,HDL,模块的结构,Verilog 模块的结构由在module和endmodule,关键词之间的四个主要部分组成:,-端口信息:module block1(a,b,c,d);,-输入/输出说明:input a,b,c;,output d;,-内部信号:wire x;,-功能定义:assign d=a|x;,assign x=(b,endmodule,例子(脉动(行波)进位计数器),T,触发器,行为,电路实现,Verilog,描述,(T,触发器,),module,TFlipFlop(clock,reset,q,);,input,clock,res

7、et,;,output,reg,q;,always(negedge,clock or,posedge,reset),if(reset),q=1b0;,else,q=q;,endmodule,Verilog,描述(脉动计数器),module,counter(clock,reset,cnt,);,input,clock,reset,;,output 3:0,cnt,;,TFlipFlop,T1(clock,reset,cnt0);,TFlipFlop,T2(cnt0,reset,cnt1);,TFlipFlop,T3(cnt1,reset,cnt2);,TFlipFlop,T4(cnt2,reset,cnt3);,endmodule,工具,Verilog,仿真器:,ModelSim,Verilog,-XL,ActiveHDL,设计验证,激励块:产生被测试验证模块所需的输入;检查被测试验证模块的输出。,设计块:待验证的电路。,Verilog,模块定义,module,模块名,(,模块端口定义,),;,endmodule,Verilog,模块例化,模块名 实例名(端口映射);,

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服