ImageVerifierCode 换一换
格式:DOC , 页数:5 ,大小:158KB ,
资源ID:11731566      下载积分:10 金币
快捷注册下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/11731566.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请

   平台协调中心        【在线客服】        免费申请共赢上传

权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

注意事项

本文(VHDL实验.doc)为本站上传会员【仙人****88】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

VHDL实验.doc

1、班级:2009211411 学号:09211999 姓名:陈东东 三十进制和六分频计数电路设计 1.实验目的:(1)计数器设计 设计一个三十进制计数器,要求用两位七段数码管显示(计时电路) (2)分频电路设计,六分频电路设计,在前面三十进制计数器基础上设计六分频电路,并同时用七段数码管显示。 2.实验内容和原理: 采用几个触发器的状态,按照一定规律随时钟变化来记忆时钟的个数。一个4位二进制计数器可以构成1位十进制计数器,即1位BCD计数器。2位十进制计数器连起来可以构成一个30进制计数器.当时钟个数记到30时,十位和各位都变为0000,否则的话,每来一个时钟,个位就加1,当

2、各位为1001时,时钟到来十位加1.再分别将个位十位bcd码转换为七段数码管对应的数字。 校正函数:function zhuan(j:in std_logic_vector(3 downto 0)) return std_logic_vector is variable k:std_logic_vector(6 downto 0); begin case j is when "0000"=>k:="1111110";--不显示00首两位表示数码管是(0)否(1)显示 when "0001"=>k:="0110000"; when "0010"=>k:="1101101"; w

3、hen "0011"=>k:="1111001"; when "0100"=>k:="0110011"; when "0101"=>k:="1011011"; when "0110"=>k:="0011111"; when "0111"=>k:="1110000"; when "1000"=>k:="1111111"; when "1001"=>k:="1110011"; when others=>k:="1000000"; end case; return(k); end zhuan; 3.程序框图:机器频率=》分频得到目的频率=》对上升沿个数计数=》十位各位对上升沿到

4、来时相应的变化=》BCD码与七段数码管的转化关系=》六分频与上升沿的变化关系。 4..源程序: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY houcheng_09212004 IS PORT(a: IN STD_LOGIC; Clkout: OUT std_logic_vector(6 downto 0); m: OUT STD_LOGIC_VECTOR(6 DOWNTO 0); n: OUT STD_LOGIC_VECTOR(6 DOWNTO 0))

5、 END houcheng_09212004; ARCHITECTURE rtl OF houcheng_09212004 IS SIGNAL bcd1n: STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL bcd10n: STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL x: STD_LOGIC_VECTOR(3 DOWNTO 0); signal clkin: std_logic:='0'; SIGNAL Counter:Integer ; SIGNAL y:Integer; SIGNAL clk :std_logic

6、 function zhuan(j:in std_logic_vector(3 downto 0))—BCD码对应七段数码管的转换 return std_logic_vector is variable k:std_logic_vector(6 downto 0); begin case j is when "0000"=>k:="1111110";--不显示00首两位表示数码管是(0)否(1)显示 when "0001"=>k:="0110000"; when "0010"=>k:="1101101"; when "0011"=>k:="1111001"; when

7、 "0100"=>k:="0110011"; when "0101"=>k:="1011011"; when "0110"=>k:="0011111"; when "0111"=>k:="1110000"; when "1000"=>k:="1111111"; when "1001"=>k:="1110011"; when others=>k:="1000000"; end case; return(k); end zhuan; BEGIN m<=zhuan(bcd1n);--多个变量含有bcd10,和bcd1,所以不再用bcd n<=zhuan(bcd10n);-

8、m,n,clkout分别为三十进制的十位,个位,六分频的输出的七段数码管信号,通过函数zhuan实现从bCD到七段数码管信号的转换 clkout<=zhuan(x); PROCESS(a) BEGIN IF(a'event AND a='1') THEN—a为机器晶振的频率,clk为希望的道德频率,此处为了得到合适的频率,而缩小了机器的频率。 IF(y=0) THEN—为了仿真方便,此处选用y=0,为2分频 y <= 0; clk<=NOT clk; ELSE y<=y+1; END IF; END IF; END PROCESS; PROCESS(clk) -

9、处理个位 BEGIN IF(clk'event AND clk='1') THEN—对个位的处理,当为9时,上升沿到来变为0,不为9则加1 IF(bcd1n="1001") THEN bcd1n<="0000"; ELSE bcd1n<=bcd1n+1; end if; end if; IF(clk'event AND clk='0') THEN对十位的处理,当为29时,上升沿到来时变为0,否则,在个位为9时且上升沿到来加1处理。 IF(bcd1n ="1001") THEN IF(bcd10n = "0010") THEN bcd10n<="0000";

10、ELSE bcd10n<=bcd10n+1; end if; end if; IF Counter=2 THEN—对得到的频率clk 6分频 Counter <= 0; clkin<=NOT clkin; ELSE Counter<=Counter+1; END IF; end if; END PROCESS; PROCESS(clkin) --对6分频后的频率5进制计数显示,则30进制和6分频后的5进制同时变为0. BEGIN IF(clkin'event AND clkin='1') THEN IF(x="0100") THEN x<="0000

11、"; ELSE x<=x+1; end if; end if; end process; END rtl; 5.测试用例:为仿真方便,取a为5MHZ,对a二分频,得到目的频率clk 为2.5MHZ, 测试目的:观察是否实现30进制计数,六分频的实现 预计结果:bcd10n和bcd1n一起从0到29计数,x实现了5进制计数,且和30进制计数同时变为0. 6.仿真波形图: 由图可见,bcd1n从0变为9循环显示,bcd10n从0变为2循环显示。X从0变为4循环显示,m,n,clkout分别对应bcd1n,bcd10n,x的七段数码管信号变化。由于延时的存在,6分频变为0时,30进制滞后了2us后变为0,但这不影响他们同时变为0的结论。所以与预期结果一致。 7.遇到的困难和解决办法: (1)怎么实现三十进制的七段数码管表示? 想到用bcd码表示十进制数,然后通过case语句实现bcd码与七段数码信号的转换。 (2)六分频与30进制的上升沿信号不同,怎么实现同步置零? 想到利用分频语句,实现上升沿分频,通过两个process进程语句,实现新的上升沿作为计数敏感信号。从而使得30进制与6分频同步置零。

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服