ImageVerifierCode 换一换
格式:PPT , 页数:39 ,大小:244KB ,
资源ID:10290590      下载积分:10 金币
验证码下载
登录下载
邮箱/手机:
图形码:
验证码: 获取验证码
温馨提示:
支付成功后,系统会自动生成账号(用户名为邮箱或者手机号,密码是验证码),方便下次登录下载和查询订单;
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

开通VIP
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.zixin.com.cn/docdown/10290590.html】到电脑端继续下载(重复下载【60天内】不扣币)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

开通VIP折扣优惠下载文档

            查看会员权益                  [ 下载后找不到文档?]

填表反馈(24小时):  下载求助     关注领币    退款申请

开具发票请登录PC端进行申请。


权利声明

1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:4009-655-100;投诉/维权电话:18658249818。

注意事项

本文(Verilog 设计举例.ppt)为本站上传会员【可****】主动上传,咨信网仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知咨信网(发送邮件至1219186828@qq.com、拔打电话4009-655-100或【 微信客服】、【 QQ客服】),核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载【60天内】不扣币。 服务填表

Verilog 设计举例.ppt

1、单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,Verilog,设计举例,结构模块的层次化组成,各种类型模块之间的关系,测试和验证,设计示例一,用门级结构描述,D触发器,设计示例一,moduleflop(data,clock,clear,q,qb,);,inputdata,clock,clear;,outputq,qb,;,nand,#10nd1(a,data,clock,clear),nd2(b,ndata,clock),nd4(d,c,b,clear),nd5(e,c,nclock,),nd6(f,d,nclock,),nd8(,qb,q,f,cl

2、ear);,nand,#9nd3(c,a,d),nd7(q,e,qb,);,not#10iv1(,ndata,data),iv2(,nclock,clock);,endmodule,用户定义的原始元件,primitive,udp,_and(out,a,b);,output out;,input a,b;,table,/a b :out;,0 0 :0;,0 1 :0;,1 0 :0;,1 1 :1;,endtable,endprimitive,用户定义的原始元件,前面模块中的,nand,和,not,原语元件(,primitive),在,Verilog,语言中是保留词,它们分别表示:,与非门和非

3、门的逻辑关系。,在,Verilog,语法中通过用户定义的原始元件语句(即,UDP),的真值表和带参数的延迟线模型来表示。在与具体工艺库的逻辑对应时把具体延迟参数传入延迟线模型,再加上描述逻辑关系的,UDP,。就有了一个与真实情况很接近逻辑模型,仿真器就可以依据它进行计算,来确定相互连接元件的逻辑值。,设计示例二,由已设计的模块来构成高一级的模块,clr,d,q,clk,clr,d,q,clk,clr,d,q,clk,q0,d0,clr,d,q,clk,d3,d2,q2,q3,q1,d1,clrb,clk,f4,f3,f2,f1,四位寄存器电路结构图,设计示例二,include“flop.v”,

4、module,hardreg,(d,clk,clrb,q);,input,clk,clrb,;,input3:0 d;,output3:0q;,flopf1(d0,clk,clrb,q0,),f2(d1,clk,clrb,q1,),f3(d2,clk,clrb,q2,),f4(d3,clk,clrb,q3,);,endmodule,设计示例三,编写测试模块通过仿真检查设计正确与否,include,“,hardreg,.v,”,module,hardreg,_top;,reg,clock,clearb,;,reg,3:0 data;,wire 3:0,qout,;,define,stim,#10

5、0 data=4b,/,宏,定义,stim,可使,源程序,简洁,event end_first_pass;/,定义事件,end_first_pass,设计示例三(续),hardreg reg,_4bit(.d(data),.,clk,(clock),.,clrb,(,clearb,),.q(,qout,);,/*-,把本,模块,中,产生,的,测试信号,data、clock、,clearb,输入实例,reg,_4bit,以,观察输出信号,qout,.,实例,reg,_4bit,引用,了,hardreg,-*/,initial,begin,clock=0;,clearb,=1;,end,alway

6、s#50 clock=clock;,设计示例三(续),initial,begin,repeat(4),begin,/*-,宏,定义,stim,引用,等同,于#100,data=4b,注意,引用,时要用,符号,。,-,-*/,stim,0000;,stim,0001;,.,stim,1111;,#200 end_first_pass;,/,延迟,200个,单位时间,,,触发事件,end_first_pass,end,$finish;/,结束,仿真,end,设计示例三(续),always(end_first_pass),clearb,=,clearb,;/,清零信号电平翻转,always(,pos

7、edge,clock),$display(“at time%0d,clearb,=%b data=%b,qout,=%b”,$time,clearb,data,qout,);,endmodule,设计示例四 带异步复位端的,D,触发器,module DFF(q,d,clk,reset);,output q;,input d,clk,reset;,reg,q;,always(,posedge,reset or,negedge clk,),if(reset),q,=,1b0;,else,q,=,d;,endmodule,设计示例四(续)用,D,触发器构成,T,触发器,module TFF(q,cl

8、k,reset);,output q;,input,clk,reset;,wire d;,DFF dff0(q,d,clk,reset);/,DFF,已在上面的模块定义,not n1(d,q);/not,表示非门是一个,Verilog,原语,.,endmodule,设计示例四(续)用四个,T,触发器组成一个进位计数器,module ripple_carry_counter(q,clk,reset);,output 3:0 q;,input,clk,reset;,/4 instances of the module TFF are created.,TFF tff0(q0,clk,reset);

9、TFF tff1(q1,q0,reset);,TFF tff2(q2,q1,reset);,TFF tff3(q3,q2,reset);,endmodule,设计示例四(续)用激励信号对进位计数器进行测试,module stimulus;,reg clk,;,reg,reset;,wire3:0 q;,/instantiate the design block,ripple_carry_counter r1(q,clk,reset);,/Control the,clk,signal that drives the design block.,initial,clk,=1b0;,always#

10、5,clk,=,clk,;,设计示例四(续)用激励信号对进位计数器进行测试,/Control the reset signal that drives the design block,initial,begin,reset=1b1;,#15 reset=1b0;,#180 reset=1b1;,#10 reset=1b0;,#20$stop;,end,设计示例四(续)用激励信号对进位计数器进行测试,/Monitor the outputs,initial,$monitor($time,Output q=%d,q);,endmodule,设计示例五,用一位全加器组成四位全加器,module,F

11、ullAdder,(A,B,Cin,SUM,Cout,);,input A,B,Cin,;,output SUM,Cout,;,assign SUM =A B,Cin,;,assign,Cout,=(A&B)|(A&,Cin,)|(B&,Cin,);,endmodule,设计示例五,(续),用一位全加器组成四位全加器,module ADDER4BIT(,Ain,Bin,SUM,OVF);,input 3:0,Ain,Bin;,output 3:0 SUM;,wire 2:0 CY;,outputOVF;,FullAdder,U0(,Ain,0,Bin0,0,SUM0,CY0);,FullAdd

12、er,U1(,Ain,1,Bin1,CY0,SUM1,CY1);,FullAdder,U2(,Ain,2,Bin2,CY1,SUM2,CY2);,FullAdder,U3(,Ain,3,Bin3,CY2,SUM3,OVF);,endmodule,设计示例五,(续),用四位全加器的测试,timescale1ns/1ns,module ADDER4BIT_TEST;,reg,3:0,Ain,Bin;,wire3:0SUMOUT;,wireOVF;,ADDER4BITm(,Ain,Bin,SUMOUT,OVF);,initial begin,Ain,=4b0000;Bin=4b0000;,#100,

13、Ain,=4b0111;Bin=4b0101;,#100 .,#100,Ain,=4b0000;Bin=4b0000;,#100$stop;,end,endmodule,设计示例五,(续),四位全加器的另一种描述,module ADDER4BIT(,Ain,Bin,SUM,OVF);,input 3:0,Ain,Bin;,output 3:0 SUM;,output OVF;,assign OVF,SUM=,Ain,+Bin;,Endmodule,这种描述方法比较直观,可以直接用综合器转换为门级组合逻辑互相连接的描述。仍然用同样的测试模块测试。这种描述使得逻辑关系更容易明白。,综合的一般原则,

14、综合之前一定要进行仿真,这是因为仿真会暴露逻辑错误,所以建议大家这样做。如果不做仿真,没有发现的逻辑错误会进入综合器,使综合的结果产生同样的逻辑错误;,每一次布局布线之后都要进行仿真,在器件编程或流片之前要做最后的仿真;,用,Verilog,HDL,描述的异步状态机是不能综合的,因此应该避免用综合器来设计,如果一定要设计异步状态机则可用电路图输入的方法来设计;,如果要为电平敏感的锁存器建模,使用连续赋值语句是最简单的方法。,设计示例六:,指令译码电路的设计实例,(利用电平敏感的,always,块来设计组合逻辑),define plus 3d0,/操作码的宏定义,define minus 3d1

15、define band 3d2,define,bor,3d3,define,unegate,3d4,module,alu,(out,opcode,a,b);,output 7:0 out;,input 2:0,opcode,;,input 7:0 a,b;,reg,7:0 out;,设计示例六:,指令译码电路的设计实例,(利用电平敏感的,always,块来设计组合逻辑),always(,opcode,or a or b),/,用电平敏感的,always,块描述组合逻辑,begin case(,opcode,)/,算术运算,plus:out=a+b;,minus:out=a-b;/,位运算,b

16、and:out=a,bor,:out=a|b;,unegate,:out=a;/,单目运算,default:out=8,hx,;,endcase,end,endmodule,设计示例六:,指令译码电路的测试,timescale 1ns/1ns,module t;,wire 7:0 result;,reg,2:0,opc,;,reg,7:0,ain,bin;,reg clk,;,initial begin,clk,=0;,ain,=0;bin=3;,opc,=0;end,always#20,clk,=,clk,;,always(,posedge clk,),begin,ain,=,ain,+1;

17、bin=bin+2;,opc,=$random%8;end,alu,m(.out(result),.,opcode,(,opc,),.a(,ain,),.b(bin);,initial begin#(20*2000)$stop;end,initial$monitor($time,“,ain,=%b,bin=%b,opc,=%b,result=%b”,ain,bin,opc,result);,endmodule,设计示范七:,状态机和电路动作的控制,设计一个电路接口,可以把并行的四位数转在,ack,信号的控制下逐个转变为串行数据。,sda,M1,sclk,data3:0,ack,scl,rst,

18、设计示范七:,状态机和电路动作的控制,串行数据符合以下协议:,1/0,1/0,1/0,1/0,scl,sda,sclk,设计示范七:,状态机和电路动作的控制,/*模块功能:按照设计要求把输入的4位平行数据转换为协议要求的串行数据流由,scl,和,sda,配合输出本模块为,RTL,可综合模块,已通过综合后门级网表仿真*/,module,ptosda,(,sclk,ack,scl,sda,rst,data);,input,sclk,rst,;,input 3:0 data;,output,scl,,,ack,;,inout sda,;,/,定义,sda,为双向的串行总线,reg scl,link_

19、sda,sdabuf,,,ack,;,reg,3:0,databuf,;,reg,7:0 state;,assign,sda,=link_,sda,?,sdabuf,:1,bz,;,/link_,sda,控制,sdabuf,输出到串行总线上,设计示范七:,状态机和电路动作的控制,parameter ready =8b0000_0000,start =8b0000_0001,bit1 =8b0000_0010,bit2 =8b0000_0100,bit3 =8b0000_1000,bit4 =8b0001_0000,bit5 =8b0010_0000,stop =8b0100_0000,IDL

20、E =8b1000_0000;,设计示范七:,状态机和电路动作的控制,always(,posedge sclk,or,negedge rst,),/,/,由输入的,sclk,时钟信号产生串行输出时钟,scl,begin,if(!,rst,),scl,=1;,else,scl,=,scl,;,end,always(,posedge ack,),/,从并行,data,端口接收数据到,databuf,保存,begin,databuf,=data;,end,设计示范七:,状态机和电路动作的控制,/,主状态机:产生控制信号,根据,databuf,中保存的数据,按照协议产生,sda,串行信号,always

21、negedge sclk,or,negedge rst,),if(!,rst,),begin,link_,sda,=0;,/,把,sdabuf,与,sda,串行总线断开,state=ready;,sdabuf,=1;,ack,=0;,end,else,begin,case(state),ready:if(!,scl,&!,ack,),/,请求新的并行数据,begin,link_,sda,=1;,/,把,sdabuf,与,sda,串行总线连接,设计示范七:,状态机和电路动作的控制,state=start;,ack,=1;,/,发出请求新数据,end,else /,并行数据尚未到达,begin

22、link_,sda,=0;/,把,sda,总线让出,此时,sda,可作为输入,state=ready;,end,start:if(,scl,&,ack,),/,产生,sda,的开始信号,begin,sdabuf,=0;/,/,在,sda,连接的前提下,输出开始信号,state=bit1;,end,else state=start;,设计示范七:,状态机和电路动作的控制,bit1:if(!,scl,)/,在,scl,为低电平时送出最高位,databuf,3,begin,sdabuf,=,databuf,3;,state=bit2;,end,else state=bit1;,bit2:if(!,

23、scl,)/,在,scl,为低电平时送出次高位,databuf,2,begin,sdabuf,=,databuf,2;,state=bit3;,end,else state=bit2;,bit3:if(!,scl,)/,在,scl,为低电平时送出次低位,databuf,1,begin,sdabuf,=,databuf,1;,state=bit4;,end,else state=bit3;,设计示范七:,状态机和电路动作的控制,bit4:if(!,scl,)/,在,scl,为低电平时送出最低,位,databuf,0,begin,sdabuf,=,databuf,0;,state=bit5;,en

24、d,else state=bit4;,bit5:if(!,scl,)/,为产生结束信号做准备,先把,sda,变为低,begin,sdabuf,=0;,state=stop;,ack,=0;,end,else state=bit5;,stop:if(,scl,)/,在,scl,为高时把,sda,由低变高产生结束信号,begin,sdabuf,=1;,state=IDLE;,end,else state=stop;,IDLE:begin link_,sda,=0;/,把,sdabuf,与,sda,串行总线脱开,state=ready;,end,设计示范七:,状态机和电路动作的控制,default:

25、begin link_,sda,=0;,sdabuf,=1;,state=ready;,end,endcase,end,endmodule,/-,ptosda,.v,文件结束-,设计示范七:,状态机和电路动作的控制:测试信号源的行为模块,/-,sigdata,.v,文件的开始-,/*模块功能:本模块产生测试信号对设计中的模块进行测试。,*本模块只用于测试,不能通过综合转换为电路。*/,timescale 1ns/1ns,module,sigdata,(,sclk,data,ack,);,input,ack,;,/,请求新数据信号,output 3:0 data;,/,输出的数据信号,outpu

26、t,sclk,;,/,输出的时钟信号,reg sclk,;,reg,3:0 data;,设计示范七:,状态机和电路动作的控制:测试信号源的行为模块,initial,/,寄存器变量初始化,begin,sclk,=0;,data=0;,end,always#50,sclk,=,sclk,;,/,产生第一个模块需要的输入时钟。,/每当一个并行数据转换结束后就发出一个新数据。,always(,posedge ack,),#2 data=data+1;,endmodule,设计示范七:,状态机和电路动作的控制:测试顶层模块,timescale 1ns/1ns,module top;,wire,scloc

27、k,acknowledge;,wire 3:0,datawire,;,wire,scl,sda,;,reg,reset;,initial begin reset=1,#73 reset=0;#113 reset=1;end,sigdata,(.,sclk,(,sclock,),.data(,datawire,),.,ack,(,acknowledge,);,ptosda,m1(.,sclk,(,sclock,),.,ack,(acknowledge),.,scl,(,scl,),.,sda,(,sda,),.,rst,(reset),.data(,datawire,);,endmodule,设计示范七:,波形图,

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服