收藏 分销(赏)

集成芯片的功能.docx

上传人:pc****0 文档编号:7550480 上传时间:2025-01-09 格式:DOCX 页数:6 大小:608.25KB 下载积分:10 金币
下载 相关 举报
集成芯片的功能.docx_第1页
第1页 / 共6页
集成芯片的功能.docx_第2页
第2页 / 共6页


点击查看更多>>
资源描述
集成芯片的功能 (一)74ls148   管脚图引脚功能表 74ls148优先编码器管脚功能介绍:为16脚的集成芯片,电源是VCC(16)  GND(8),I0—I7为输入信号,A2,A1,A0为三位二进制编码输出信号,IE是使能输入端,OE是使能输出端,GS为片优先编码输出端。 当OE输入IE=1时,禁止编码、输出(反码): A2,A1,A0为全1。  当OE输入IE=0时,允许编码,在I0~I7输入中,输入I7优先级最高,其余依次为:I6,I5,I4,I3,I2,I0,I0等级排列。 注意与74hc148的区别 (二) 74ls279 4位SR锁存器: (三)74ls48 高电平输出有效译码器,用于输出高低电平驱动数码管显示 输出端(Ya-Yg)为高电平有效,可驱动灯缓冲器或共阴极VLED。  当要求输出 0-15 时,消隐输入(BI)应为高电平或开路,对于输出为0 时还要求脉冲消隐输入(RBI)为高电平或者开路。  当BI为低电平时,不管其它输入端状态如何,Ya-Yg均为低电平。 当RBI和地址端(A0-A3)均为低电平,并且灯测试输入端(LT)为高电平时, Ya -Yg为低电平,脉冲消隐输出(RBO)也变为低电平。  当BI为高电平或开路时,LT为低电平可使Ya-Yg均为高电平。 48 与248 的引出端排列、功能和电特性均相同,差别仅在显示6 和9,248 所显示的6 和9 比48 多出上杠和下杠。  引出端符号   A0-A3 译码地址输入端  BI/RBO消隐输入(低电平有效)/脉冲消隐输出(低电平有效)   LT灯测试输入端(低电平有效)   RBI脉冲消隐输入端(低电平有效)   Ya-Yg 段输出 54121/74121  单稳态触发器(有施密特触发器)简要说明: 54/74121为具有施密特触发器输入的单稳态触发器,其主要电特性的典型值如下:  型号 输出脉冲范围 PD CT54121/CT74121  40ns->28s  90mW  正触发输入端(B)采用了施密特触发器,因此,有较高的抗 扰度,典型值为1.2V。又由于内部有锁存电路,故对电源Vcc也有较高的抗扰度,典型值为1.5V。  54/74121经触发后,输出(Q、/Q)就不受输入(A1、A2、B)跳变的影响,而仅与定时元件(CEXTRT)有关。在全温度和Vcc范围内,输出脉冲宽度为:tWQ=CEXTRTln2≈0.7 CEXTRT。如果R1选用最大推荐值,占空比可高达90%。  由于内部补偿作用,使输出脉冲宽度的稳定性与温度和Vcc无关,而仅受外接定时元件精度的限制。 管脚图 引出端符号: Cext外接电容端Q正脉冲输出端/Q 负脉冲输出端Rext/Cext外接电阻/电容端 Rint内电阻端B 正触发输入端 A1、A2 负触发输入端 功能表: 说明:1.外接电容接在Cext(正)和Rext/Cext之间  2.如用内定时电阻,须将Rint接Vcc  3.为了改善脉冲宽度的精度和重复性,可在Rext/Cext和Vcc之间接外 接电阻,并且Rint开路。  H-高电平 L-低电平 X-任意  ↑-低到高电平跳变↓-高到低电平跳变 · 一个高电平脉冲一个低电平脉冲 
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传

当前位置:首页 > 百科休闲 > 其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服