收藏 分销(赏)

计算机组成原理习题集.doc

上传人:仙人****88 文档编号:7076852 上传时间:2024-12-25 格式:DOC 页数:13 大小:223.50KB 下载积分:10 金币
下载 相关 举报
计算机组成原理习题集.doc_第1页
第1页 / 共13页
计算机组成原理习题集.doc_第2页
第2页 / 共13页


点击查看更多>>
资源描述
习题集 一. 选择题 1. 计算机系统中的存贮器系统是指______。 A RAM存贮器 B ROM存贮器 C 主存贮器 D cache、主存贮器和外存贮器 2. 某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为______。 A +(1 – 2-32) B +(1 – 2-31) C 2-32 D 2-31 3. 算术 / 逻辑运算单元74181ALU可完成______。 A 16种算术运算功能 B 16种逻辑运算功能 C 16种算术运算功能和16种逻辑运算功能 D 4位乘法运算和除法运算功能 4. 存储单元是指______。 A 存放一个二进制信息位的存贮元 B 存放一个机器字的所有存贮元集合 C 存放一个字节的所有存贮元集合 D 存放两个字节的所有存贮元集合; 5. 相联存贮器是按______进行寻址的存贮器。 A 地址方式 B 堆栈方式 C 内容指定方式 D 地址方式与堆栈方式 6. 变址寻址方式中,操作数的有效地址等于______。 A 基值寄存器内容加上形式地址(位移量) B 堆栈指示器内容加上形式地址(位移量) C 变址寄存器内容加上形式地址(位移量) D 程序记数器内容加上形式地址(位移量) 7. 以下叙述中正确描述的句子是:______。 A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作 B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作 C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作 D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作 8. 计算机使用总线结构的主要优点是便于实现积木化,同时______。 A 减少了信息传输量 B 提高了信息传输的速度 C 减少了信息传输线的条数 D 加重了CPU的工作量 9. 带有处理器的设备一般称为______设备。 A 智能化 B 交互式 C 远程通信 D 过程控制 10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数 据,并将其保存到主存缓冲区内。该中断处理需要X秒。另一方面,缓冲区内每存储 N 个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每 秒______次中断请求。 A.N / (NX + Y) B. N / (X + Y)N C .min[1 / X ,1 / Y] D. max[1 / X ,1 / Y] 答案 1. D 2. B 3. C 4. B 5. C 6. C 7. A、D 8. C 9. A 10. A 一. 选择题 1. 冯·诺依曼机工作的基本方式的特点是______。 A 多指令流单数据流 B 按地址访问并顺序执行指令 C 堆栈操作 D 存贮器按内容选择地址 2. 在机器数______中,零的表示形式是唯一的。 A 原码 B 补码 C 移码 D 反码 3. 在定点二进制运算器中,减法运算一般通过______来实现。 A 原码运算的二进制减法器 B 补码运算的二进制减法器 C 原码运算的十进制加法器 D 补码运算的二进制加法器 4. 某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是______。 A 4MB B 2MB C 2M D 1M 5. 主存贮器和CPU之间增加cache的目的是______。 A 解决CPU和主存之间的速度匹配问题 B 扩大主存贮器容量 C 扩大CPU中通用寄存器的数量 D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 6. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用______。 A 堆栈寻址方式 B 立即寻址方式 C 隐含寻址方式 D 间接寻址方式 7. 同步控制是______。 A 只适用于CPU控制的方式 B 只适用于外围设备控制的方式 C 由统一时序信号控制的方式 D 所有指令执行时间都相同的方式 8.描述 PCI 总线中基本概念不正确的句子是______。 A. PCI 总线是一个与处理器无关的高速外围总线 B. PCI总线的基本传输机制是猝发式传送 C. PCI 设备一定是主设备 D. 系统中只允许有一条PCI总线 9. CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为______。 A 512KB B 1MB C 256KB D 2MB 10.为了便于实现多级中断,保存现场信息最有效的办法是采用______。 A 通用寄存器 B 堆栈 C 存储器 D 外存 答案 1 B 2 B,C 3 D 4 C 5 A 6 C 7 C 8 C, D 9 B 10 B 一 选择题 1. 至今为止,计算机中的所有信息仍以二进制方式表示的理由是______。 A.节约元件; B 运算速度快; C 物理器件的性能决定 ; D 信息处理方便; 2. 用32位字长(其中1位符号位)表示定点小数是,所能表示的数值范围是______。 A [0,1 – 2-32] B [0,1 – 2-31] C [0,1 – 2-30] D [0,1] 3. 已知X为整数,且[X]补 = 10011011,则X的十进制数值是______。 A +155 B –101 C –155 D +101 4. 主存储器是计算机系统的记忆设备,它主要用来______。 A 存放数据 B 存放程序 C 存放数据和程序 D 存放微程序 5. 微型计算机系统中 ,操作系统保存在硬盘上,其主存储器应该采用______。 A RAM B ROM C RAM和ROM D CCP 6. 指令系统采用不同寻址方式的目的是______。 A 实现存贮程序和程序控制; B 缩短指令长度,扩大寻址空间,提高编程灵活性;。 C 可直接访问外存; D 提供扩展操作码的可能并降低指令译码的难度; 7. 在CPU中跟踪指令后继地址的寄存器是______。 A 主存地址寄存器 B 程序计数器 C 指令寄存器 D 状态条件寄存器 8. 系统总线地址的功能是______。 A 选择主存单元地址; B 选择进行信息传输的设备; C 选择外存地址; D 指定主存和I / O设备接口电路的地址; 9. CRT的颜色数为256色,则刷新存储器每个单元的字长是______。 A 256位 B 16位 C 8位 D 7位 10.采用DMA方式传送数据时,每传送一个数据就要用一个______时间。 A. 指令周期 B.机器周期 C.存储周期 D.总线周期 答案 1.C 2. B 3.B 4.C 5.C 6.B 7.B 8.D 9.C 10.C 一. 选择题 1. 八位微型计算机中乘除法大多数用______实现。 A 软件 B 硬件 C 固件 D 专用片子 2. 在机器数______中,零的表示是唯一的。 A 原码 B 补码 C 移码 D 反码 3. 某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是______。 A 23 B 25 C 50 D 19 4. 某机字长32位,存储容量64MB,若按字编址,它的寻址范围是______。 A 8M B 16MB C 16MB D 8MB 5. 采用虚拟存贮器的主要目的是______。 A 提高主存贮器的存取速度 ; B 扩大主存贮器的存贮空间,并能进行自动管理和调度 ; C 提高外存贮器的存取速度 ; D 扩大外存贮器的存贮空间 ; 6. 算术右移指令执行的操作是______。 A 符号位填0,并顺次右移1位,最低位移至进位标志位 ; B 符号位不变,并顺次右移1位,最低位移至进位标志位 ; C 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位 ; D 符号位填1,并顺次右移1位,最低位移至进位标志位 ; 7. 微程序控制器中,机器指令与微指令的关系是______。 A 每一条机器指令由一条微指令来执行 ; B 每一条机器指令由一段用微指令编成的微程序来解释执行 ; C 一段机器指令组成的程序可由一条微指令来执行 ; D 一条微指令由若干条机器指令组成 ; 8. 同步传输之所以比异步传输具有较高的传输频率是因为同步传输______。 A 不需要应答信号 ; B 总线长度较短 ; C 用一个公共时钟信号进行同步 ; D 各部件存取时间较为接近 ; 9. 美国视频电子标准协会定义了一个VGA扩展集,将显示方式标准化,这称为著名的______显示模式。 A AVGA B SVGA C VESA EGA 10.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了_______。 A 能进入中断处理程序,并能正确返回源程序 ; B 节省主存空间 ; C 提高处理机速度 ; D 易于编制中断处理程序 ; 答案 选择题 1.A 2. B 3. D 4. C 5. B 6. B 7. B 8. B、D 9. B 10. A 一.选择题 1.目前大多数集成电路生产中,所采用的基本材料为______。 A.单晶硅 B.非晶硅 C.锑化钼 D.硫化镉 2. 用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是______。 A.0≤│N│≤1-2-(16+1) B.0≤│N│≤1-2-16 C.0≤│N│≤1-2-(16-1) D.0≤│N│≤1 3. 运算器虽有许多部件组成,但核心部件是______。 A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器 4. 某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是______。 A. 1M B. 4MB C. 4M D. 1MB 5. 常用的虚拟存贮系统由______两级存贮器组成,其中辅存是大容量的磁表面存贮器。 A.主存-辅存 B.快存-主存 C.快存-辅存 D.通用寄存器-主存 6. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用______。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 7. 为确定下一条微指令的地址,通常采用断定方式,其基本思想是______。 A.用程序计数器PC来产生后继微指令地址 B.用微程序计数器μPC来产生后继微指令地址 C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址 D.通过指令中指定一个专门字段来控制产生后继微指令地址 8. 描述PCI总线中基本概念不正确的句子是______。 A.PCI总线是一个与处理器无关的高速外围总线 B.PCI总线的基本传输机制是猝发式传送 C.PCI设备一定是主设备 D.系统中只允许有一条PCI总线 9. 为了使设备相对独立,磁盘控制器的功能全部转移到设备中,主机与设备间采用______接口。 A.SCSI B.专用 C.ESDI D.RISC 10. I/O标准接口SCSI中,一块主适配器可以连接______台具有SCSI接口的设备。 A.6 B.7--15 C.8 D.10 答案 选择题 1.A 2.C 3.B 4.A 5.A 6.C 7.C 8.C、D 9.A 10.B 一. 选择题 1. 我国在______ 年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于______ 年完成。 A.1946 1958 B.1950 1968 C.1958 1961 D.1959 1965 2. Pentium微型计算机中乘除法部件位于______ 中。 A.CPU B.接口 C.控制器 D.专用芯片 3. 没有外存储器的计算机初始引导程序可以放在______ 。 A.RAM B.ROM C.RAM和ROM D.CPU 4. 下列数中最小的数是______ 。 A.(101001)2 B.(52)8 C.(2B)16 D.(44)10 5. 在机器数______ 中,零的表示形式是唯一的。 A.原码 B.补码 C.移码 D.反码 6. 在定点二进制运算器中,减法运算一般通过______ 来实现。 A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 7. 下列有关运算器的描述中______ 是正确的。 A.只作算术运算,不作逻辑运算 B.只作加法 C.能暂时存放运算结果 D.以上答案都不对 8. 某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为______ 。 A.8,512 B.512,8 C.18,8 D。19,8 9. 相联存储器是按______ 进行寻址的存储器。 A.地址指定方式 B.堆栈存取方式 C.内容指定方式 D。地址指定与堆栈存取方式结合 10. 指令系统中采用不同寻址方式的目的主要是______ 。 A.实现存储程序和程序控制 B.缩短指令长度,扩大寻址空间,提高编程灵活性 C.可以直接访问外存 D.提供扩展操作码的可能并降低指令译码难度 11. 堆栈寻址方式中,设A为累加寄存器,SP为堆栈指示器,Msp为SP 指示器的栈顶单元,如果操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作为: A.(Msp)→A,(SP)+1→SP B.(SP)+1→SP,(Msp)→A C.(SP)-1→SP,(Msp)→A D.(Msp)→A,(SP)-1→SP 12. 在CPU中跟踪指令后继地址的寄存器是______ 。 A.主存地址寄存器 B.程序计数器 C.指令寄存器 D.状态条件寄存器 13. 描述多媒体CPU基本概念中正确表述的句子是______ 。 A. 多媒体CPU是带有MMX技术的处理器 B.多媒体CPU是非流水线结构 C.MMX指令集是一种单指令流单数据流的串行处理指令 D.多媒体CPU一定是 CISC机器 14. 描述Futurebus+总线中基本概念正确的表述是______ 。 A. Futurebus+总线是一个高性能的同步总线标准 B. 基本上是一个同步数据定时协议 C. 它是一个与结构、处理器技术有关的开发标准 D. 数据线的规模不能动态可变 15. 在______ 的微型计算机系统中,外设可以和主存储器单元统一编址,因此可以不用I/O指令。 A.单总线 B.双总线 C.三总线 D.多总线 16. 用于笔记本电脑的大容量存储器是______ 。 A.软磁盘 B.硬磁盘 C.固态盘 D.磁带 17. 具有自同步能力的记录方式______ 。 A.NRZ0 B.NRZ1 C.PM D.MFM 18. ______不是发生中断请求的条件。 A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 19. 采用DMA 方式传送数据时,每传送一个数据就要用一个______ 。 A.指令周期 B.数据周期 C.存储周期 D.总线周期 20. 并行I/O标准接口SCSI中,一块主适配器可以连接______ 台具有SCSI接口的设备。 A.6 B.7~15 C.8 D.10 答案 1.D 2. A 3. B 4. A 5. B,C 6. D 7. D 8. D 9. C 10. B 11. B 12. B 13. A 14. C 15. A 16. C,D 17. C 18. A 19. C 20. B 一. 选择题 1. 完整的计算机系统应包括______。 A. 运算器、存储器、控制器 B. 外部设备和主机 C. 主机和实用程序 D. 配套的硬件设备和软件系统 2. 下列数中最小的数为______。 A. (101001)2 B. (52)8 C. (101001)BCD D. (233)16 3. 设X=-0.1011,则〔X〕补为______。 A. 1.1011 B. 1.0100 C. 1.0101 D. 1.1001 4. 机器数______中,零的表示形式是唯一的。 A. 原码 B. 补码 C. 移码 D. 反码 5. 在计算机中,普遍采用的字符编码是______。 A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码 6. 运算器的主要功能是进行______。 A. 逻辑运算 B. 算术运算 C. 逻辑运算和算术运算 D. 只作加法 7. 存储器是计算机系统中的记忆设备,它主要用来______。 A. 存放数据 B. 存放程序 C. 存放数据和程序 D. 存放微程序 8. 某计算机的字长16位,它的存储容量是64K,若按字编址,那么它的寻址范围是 ______。 A. 0~64K B. 0~32K C. 0~64KB D. 0~32KB 9. 用32位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是______。 A. 0≤│N|≤1-2-32 B. 0≤│N|≤1-2-31 C. 0≤│N|≤1-2-30 D. 0≤│N|≤1-2-29 10. 用于对某个寄存器中操作数的寻址方式称为______寻址。 A. 直接 B. 间接 C. 寄存器直接 D. 寄存器间接 11. 程序控制类指令的功能是______。 A. 进行算术运算和逻辑运算 B. 进行主存和CPU之间的数据传送 C. 进行CPU和I/O设备之间的数据传送 D. 改变程序执行的顺序 12. 中央处理器(CPU)是指______。 A. 运算器 B. 控制器 C. 运算器、控制器和cache D. 运算器、控制器和主存储器 13. 计算机使用总线结构的主要优点是便于实现积木化,同时______。 A. 减少了信息传输量 B. 提高了信息传输的速度 C. 减少了信息传输线的条数 14. 在集中式总线仲裁中,______方式对电路故障最敏感。 A. 链式查询 B. 计数器定时查询 C. 独立请求 15. 在微型机系统中,外围设备通过______与主板的系统总线相连接。 A. 适配器 B. 设备控制器 C. 计数器 D. 寄存器 16. 3.5英寸软盘记录方式采用______。 A. 单面双密度 B. 双面双密度 C. 双面高密度 D. 双面单密度 17. 为了便于实现多级中断,保存现场信息最有效的方式是采用______。 A. 通用寄存器 B. 堆栈 C. 存储器 D. 外存 18. 周期挪用方式多用于______方式的输入输出中。 A. DMA B. 中断 C. 程序传送 D. 通道 19. MO型光盘和PC型光盘都是______型光盘。 A. 只读 B. 一次 C. 重写 20. 并行I/O标准接口SCSI中,一个主适配器可以连接______台具有SCSI接口的设备。 A. 6 B. 7~15 C. 8 D. 10 答案 选择题 1. D 2. C 3. C 4.B、C 5. D 6. C 7. C 8. A 9. B 10. C 11. D 12. C 13. C 14. A 15. A 16. C 17. B 18. A 19. C 20. B 二、简答题 1.用16K×16位的SRAM芯片构成64K×32位的存储器。要求画出该存储器的组成逻辑框图。 答:所需芯片总数(64K×32)÷(16K×16)= 8片 因此存储器可分为4个模块,每个模块16K×32位,各模块通过A15、A14进行2:4译码 图C3.2 2. CPU结构如图所示,其中一个累加寄存器AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。 (1) 标明图中四个寄存器的名称。 (2) 简述指令从主存取到控制器的数据通路。 (3) 数据在运算器和主存之间进行存/取访问的数据通路。 答:(1)a为数据缓冲寄存器DR,b为指令寄存器IR,c为主存地址寄存器AR,d为程序计数器PC; (2)PC→AR→主存 → 缓冲寄存器DR → 指令寄存器IR → 操作控制器 (3)存储器读:M → DR → ALU → AC 存储器写:AC → DR → M 3. 什么是RISC?RISC指令系统的特点是什么? 答: RISC是精简指令系统计算机,它有以下特点: (1) 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。 (2) 指令长度固定,指令格式种类少,寻址方式种类少。 (3) 只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行。 (4) 大部分指令在一个机器周期内完成。 (5) CPU中通用寄存器数量相当多。 (6) 以硬布线控制为主,不用或少用微指令码控制。 (7) 一般用高级语言编程,特别重视编译优化工作,以减少程序执行时间。 4. 什么是CISC?CISC指令系统的特点是什么? 答: CISC是复杂指令系统计算机的英文缩写。其特点是: (1) 指令系统复杂庞大,指令数目一般多达2、3百条。 (2) 寻址方式多 (3) 指令格式多 (4) 指令字长不固定 (5) 可访存指令不加限制 (6) 各种指令使用频率相差很大 (7) 各种指令执行时间相差很大 (8) 大多数采用微程序控制器 5.设有一个具有20位地址和32位字长的存储器,问: (1) 该存储器能存储多少个字节的信息? (2) 如果用512k×8位的SRAM组成,需多少片? (3) 需要多少位地址作芯片选择? 解:(1)32位字长为4B,220 = 1M = 1024K,存储器容量为220×4B = 4MB,可存储4M字节的信息 (2)SRAM芯片容量为512K×8位 = 512KB = 0.5MB 所需芯片数目为:4MB ÷ 0.5MB = 8片 (3)因为219 = 512K,即芯片片内地址线19位,存储器容量为1M,地址线为20位,故需1位地址线作芯片片选选择(CS),用A19选第1个模块,用A19选第2个模块。 6一个较完善的指令系统应包括哪几类? 包括:数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指令、堆栈指令、字符串指令、特权指令等。 7设机器字长32位,定点表示,尾数31位,数符1位,问: (1) 定点原码整数表示时,最大正数是多少?最小负数是多少? (2) 定点原码小数表示时,最大正数是多少?最小负数是多少? (1)定点原码整数表示: 0 111 111 111 111 111 111 111 111 111 1111 最大正数: 数值 = (231 – 1)10 1 111 111 111 111 111 111 111 111 111 1111 最小负数: 数值 = -(231 – 1)10 (2)定点原码小数表示: 最大正数值 = (1 – 2-31 )10 最小负数值 = -(1 – 2-31 )10 8已知X=-0.01111,Y=+0.11001,求[X]补,[-X]补,[Y]补,[-Y]补,X+Y=?,X-Y=? 解:[X]原=1.01111 [X]补=1.10001 [-X]补=0.01111 [Y]原=0.11001 [Y]补=0.11001 [-Y]补=1.00111 [X]补 11.10001 + [Y]补 00.11001 [X+Y]补 00.01010 X+Y=+0.01010 [X]补 11.10001 + [-Y]补 11.00111 [X-Y]补 10.11000 因为符号位相异,所以结果发生溢出。 9、已知某8位机的主存采用半导体存贮器,地址码为18位,若使用4K×4位RAM芯片组成该机所允许的最大主存空间,并选用模块条的形式,问: (1) 若每个摸条为32K×8位,共需几个模块条? (2) 每个模块内共有多少片RAM芯片? (3) 主存共需多少RAM芯片?CPU如何选择各模块条? 解:(1)由于主存地址码给定18位,所以最大存储空间为218 = 256K,主存的最大 容量为256KB。现每个模块条的存储容量为32KB,所以主存共需256KB / 32KB = 8 块板。 (2) 每个模块条的存储容量为32KB,现使用4K×4位的RAM芯片拼成4K×8 位(共8组),用地址码的低12(A0——A11)直接接到芯片地址输入端,然后用地址的高3位(A14——A12)通过3 :8译码器输出分别接到8组芯片的选片端。共有8×2 = 16个RAM。 (3) 据前面所得,共需8个模条,每个模条上有16片芯片,故主存共需8×16 =128片RAM芯片。 10、参见图B1的数据通路(下面),画出指令“STA,R1,(R2)”的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)地址的存储器单元中。标出各微操作信号序列。 IRout G + - Yin Xin R0in R0out B总线 A总线 DRout DRin ARin AR DR R0 R2 R1 ALU R3 Y PCout PCin IRin IR PC X R/ M 答: PC→AR PCO ,G ,ARi M→DR R / W = 1 (读) 取 DR→IR 指 DRO ,G ,IRi 译码 R2→AR R2O ,G ,ARi 执 R1→DR 行 指 R1O , G , DRi 令 DR→M R / W = 0 (写) 图B12.3 13
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传

当前位置:首页 > 教育专区 > 小学其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服