1、课程编号:ELC06011 北京理工大学2010-2011学年第二学期2009级数字电子技术基础B 期末试题A卷注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。班级 学号 姓名 成绩 一、(20分)填空1在如下门电路中,哪些输出端能够直接互连 。若输出端不能互连,为什么? a) 普通TTL门电路;b)普通CMOS门电路;c)OC门;d)三态输出门;e)OD门。2一个4位D/A转换器的分辨率为 ,若参考电压VREF = 6V,当输入码为0110时,输出电压为 V。3存储容量为2K8位的随机存储器,地址线为 根,数据线为 根;若用1K4位的RAM来实现上述存储容量,需要 片。4A/D转换
2、器一般需要经过采样、保持、 、 4个过程。5单稳态触发器输出脉冲的频率取决于 ,输出脉冲的宽度取决于 。6施密特触发器有 个稳定状态,单稳态触发器有 个稳定状态,多谐振荡器 个稳定状态。7ROM设计的组合逻辑电路如图T1所示,写出逻辑函数和的表达式。= ,= 。图T1二、(10分) 将下列各式化简为最简与或式,方法不限。 1 2,约束条件:三、(10分) 已知图T3中(a)(b)(c)为TTL门电路,(d)(e)为CMOS门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式。 (a) (b) (c) (d) (e)图T3四、(10分) 试用一片4位并行加法器74LS283(图T4)和异
3、或门设计一个加/减法运算电路。当控制信号M=0时,实现输入的两个四位二进制数相加(Y3Y2Y1Y0=A3A2A1A0+B3B2B1B0);当M=1时,实现输入的两个四位二进制数相减(Y3Y2Y1Y0=A3A2A1A0-B3B2B1B0)。图T4五、(10分)编码器74LS148和数据选择器74LS151构成的逻辑电路如图T5所示, 当输入,试分别写出所示电路输出F的表达式(要求有分析过程)。74LS148和74LS151功能表分别如表T5-1和T5-2所示。表T51 74LS151功能表输入输出 Y100000D00001D10010D20011D30100D40101D50110D60111
4、D7 图T5 表 T52 74LS148功能表输入输出11111101111111111101000001000100110001101010001110111000111110010001111110110001111111101000111111111110六、(15分)电路如图T6所示,其中,。1说明555定时器构成电路的名称,计算输出的频率,并计算输出的占空比q。2分析由触发器FF0、FF1、FF2构成的时序电路的功能,要求写出驱动方程、状态方程,输出方程,画出状态转换图,检查电路能否自启动,并说明电路功能。图T6七、(15分)图T7所示是用两片四位同步二进制加法计数器74LS161接
5、成的计数器。74LS161的功能表见表T7所示。1 试分析电路接成的是几进制计数器,两片之间是几进制?2 是同步计数器还是异步计数器?3 输出与脉冲的频率比?4 画出第二片74LS161(II)的状态转换图。图T7表T7 74LS161的功能表其中:八、(10分)试用JK触发器设计一个三位计数器,其状态转换表如表T8所示。(要求写明设计过程)。 计数顺序电路状态进位输出C000001001020110301004110051110610107100180000 表T8课程编号:ELC06011 北京理工大学2010-2011学年第二学期2009级数字电子技术基础B 期末试题A卷注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。 班级 学号 姓名 成绩 题号一二三四五六七八总分得分签名7