收藏 分销(赏)

2021年微机原理与接口技术考试试题库.doc

上传人:二*** 文档编号:4516458 上传时间:2024-09-26 格式:DOC 页数:62 大小:380.04KB
下载 相关 举报
2021年微机原理与接口技术考试试题库.doc_第1页
第1页 / 共62页
亲,该文档总共62页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

1、中原工学院微机原理考试题库试题库中题型及难易限度题型涉及如下八类:一、填空题二、简答题三、选 择 题四、判断题五、读程序六、汇编程序设计七、存储器八、接口技术难易限度分为三类,分别为:A类:较小 基本题重要内容:基本概念,基本知识。B类:难度适中 综合题重要内容:基本概念和基本知识加深。C类:难度较大 提高题重要内容:基本概念,基本知识综合与提高。填 空 题 部 分填空题目包括如下几大类内容:一数制变换,运算,码制等二微机构成、构造、总线三8086/8088CPU内部构造、大小模式构成和总线周期四指令系统和汇编语言程序设计五存储器构成、分类、性能、特点六接口技术与中断技术一、数制变换,运算,码

2、制、补码运算、溢出判断等A类:1微型计算机由 、控制器、 、输入设备 和输出设备等五某些构成。2用8位二进制数表达下列数(1)68 B BCD H。(2)64H _ D _ BCD。(3)86 H _ D _ BCD;(4)十进制数73 B Q H。(5)87原码是 ,补码是 ,反码 。(6)93原码是 ,补码 ,反码 。(7)976BCD码是 ,#七位ASCII码是 。(8)10111 B _ _ _ D _ _ H(9)若X1 0010111 B,则X1 补码 _ _ BX2 1011001 B,则X2 反码 _ _ BX2 补码 _ _ B (10)10111.01 B _ _ D _

3、_ H(11) 10110011.01 B _ _ D _(BCD)(12)若X1 1000000 B,则X1 补码 _ _ B X2 1111111 B,则X2 补码 _ _ B。3下述机器数形式可表达数值范畴是:(请用十进制形式写出)单字节无符号整数 ;单字节有符号整数 。B类:1计算机硬件由 、 、 、 和 等五某些构成。2用8位二进制数表达下列数-1原码_B,-1反码_ B,-1补码 _ B用16位二进制数表达下列数-1原码_ B,-1反码_ B,-1补码 _ B下述机器数形式可表达数值范畴是:(用十进制形式写出)双字节无符号整数 ;双字节有符号整数(补码表达) 。823BCD码是 ,

4、七位ASCII码是 。若X补码 00110011 B,则x原码 _ _ ,2X补码 _ _ 。若X补码 10000011 B,则x反码 _ ,X补码 _ _ 。C类:若X补码10110011B,则X原码 _ _ ,-2X补码 _ _。1010 B 0A H _ _ D。若X 补码 78H,则-X补码 H。已知X 补码 10101100 B,Y 补码 11000110 B则进行 X+Y补码 运算后,OF ,CF 。 X-Y补码运算后,OF ,CF 。 已知X反码 01110110 B,Y 补码 00100110 B则进行X+Y补码 运算后,OF ,CF 。 X-Y补码运算后,OF ,CF 。若X

5、补码 10001000 B,Y补码 11010001 B,则X+Y补码 _ _ B, 且CF _ , OF _。 二、微机构成、构造、总线A类:计算机系统三大总线是 _ 、_和 _。将 和 集成在一块芯片上,被称作CPU。CPU涉及 _ 和 _ _ 。B类:依照冯诺依漫构造,CPU机器指令由 和 两某些构成。C类:普通来说,微型计算机涉及_ _ 、_ _ 和 _、_ _ _ _ 。 微型计算机系统涉及 _ _ 、_ _ _ 和 _ _ 。三8086/8088CPU内部构造、大小模式构成和总线周期A类:8086/8088 CPU 寻址范畴 。8086/8088 CPU 程序存储空间 。8086

6、CPU 外部数据总线有 位,地址总线有 位。8088 CPU 外部数据总线有 位,地址总线有 位。8086/8088 CPU由 和 两大部件构成。8086/8088 CPU能否响应外部中断祈求受 _ 标志位控制。已知当前数据段位于储存器C1000H到D0FFFH范畴内,问DS 。有一种由100个字节构成数据区,其起始地址为7300H:20A0H,则该数据区首单元物理实际地址是 _ ,末单元物理地址是 _ _ 。把BX寄存器和DX寄存器内容相加,成果存入BX寄存器中,其汇编指令是:_ ;用寄存器BX和位移量OB2H寄存器相对寻址方式把寄存器中一种字和DX相加,并把成果送回存储器中,其汇编指令是

7、_ _ 。10指令MOV AX,BXDI中源操作数寻址方式为 _ ;目操作数寻址方式为 _ 。11对于指令XCHG BX,BPSI,如果指令执行前,BX 6F30H,BP 0200H,SI 0046H,SS 2F00H,(2F246H) 4154H,则执行指令后:BX ,(2F246H) 。12XOR DX,DX 指令可以用功能等效 指令替代。13堆栈是按照 原则组织一片持续存储区域。14假设 BX 0449H,BP 0200H,SI 0046H,SS 2F00H,(2F246H) 7230H,则执行XCHG BX,BP+SI指令后,BX 。15指令MOV CL,BXSI中源操作数寻址方式为

8、_ ;目操作数寻址方式为 _ 。16对于指令XCHG BX,BP+SI,如果指令执行前,BX 6F30H,BP 0200H,SI 0046H,SS 2F00H,(2F246H) 4154H,则执行指令后,BX ,(2F246H) 。17以BX基址寻址,商定段寄存器是 ,以BP基址寻址,商定段寄存器是 ,变址寻址商定段寄存器是 。 188086 CPU内部四个段寄存器是 、 、 及 。19依照如下规定用一条指令写出相应操作: (1)把BX和DX内容相加,成果送入DX中。 (2)用寄存器BX和位移量0B2H寄存器相对寻址方式把存贮器中一种字和CX内容相加,成果送入该存贮器中。 (3)用寄存器BX和

9、SI基址变址寻址方式把存贮器中一种字节与AL寄存器内容相加,成果送入AL寄存器中。 (4)用位移量为0524H直接寻址方式把存贮器中一种字与数2A59H相加,并把成果送入该存贮单元中。 20依照如下规定用一条指令写出相应操作: (1)把AX和DX内容相减,成果送入DX中。 (2)用寄存器SI和位移量0B2H寄存器相对寻址方式把存贮器中一种字和BX内容相加,成果送入该存贮器中。 (3)用寄存器BX和DI基址变址寻址方式把存贮器中一种字节与AL寄存器内容相加,成果送入CL寄存器中。 (4)用位移量为7642H直接寻址方式把存贮器中一种字与数3859H相加,并把成果送入该存贮单元中。 21若CS21

10、00H,IP1080H,则由它们形成物理地址 _ _ 。B类:8086CPU数据总线和地址总线分别是 位和 根(条)。8086/8088CPU中指令队列长度分别为 和 字节。依照标志位功能,8086 CPU标志位可分为 标志和 标志两类。8086/8088 CPU中可用于寄存器间接寻址寄存器有 _ _ 、_ 、_ _ 和 _ _ 。乘法指令MUL指令格式只有一种源操作数,若源操作数类型属性为字节,则成果存储 中,若源操作数类型属性为字,则成果存储在 中。68086/8088 CPU系统中,存储器是分段,每段最大长度是 字节,段内偏移地址从 到 。78086CPU地址总线有_条,其最大寻址能力为

11、_KB,地址范畴为_。C类:8086/8088 CPU I/O地址空间 。当8086CPUMN / MX引脚接 电平,CPU处在最大模式,这时对存储器和外设端口读写控制信号由 芯片发出。CPU访问存储器进行读写操作时,普通在 状态去检测READY ,一旦检测到READY无效,就在其后插入一种 周期。若8086CPU时钟频率为5MHZ时,它典型总线周期为 ns在数据段寻址时,可用间接寻址寄存器有 _ 、 _ 、_ 三个;在堆栈段寻址时,可用间接寻址寄存器有 _ 。8086访问I/O指令有 _ 和 _ 两种寻址方式,相应端口地址范畴是 _ 和_ 。对于指令 MOV AX,BX执行前DS 1000H

12、,BX 11H,则操作数 BX 有效地址为 。假设DS 3000H,BX 0808H,(30808H) 012AAH,(3080AH) 0BBCCH,当执行指令:LES DI,BX 后,DI ,ES 。寻址方式是指 ,指令MOV BX,45HDIBP 源操作数寻址方式是 ,该指令还可以写书成 。108086/8088状态标志有 个。11假设某个字值是1234H,其低位字节地址是20H,高位字节地址是21H,那么该字地址是 。12SP总是指向 ,若原先SP=H,SS=H,问CPU执行指令PUSH AX 后,AL内容压入物理地址为 存储单元中,AH内容压入物理地址为 存储单元中。 138086最大

13、模式下产生控制信号运用芯片 总线控制器,最小/最大模式下,外部地址锁存器运用芯片 ,外部数据收/发器运用芯片 。 14普通8086 CPU主存分为奇地址存储体和偶地址存储体,最小模式下8086 CPU奇地存储体数据线接 ,奇地址存储体选通条件除M/ =1外,尚有 ;8086 CPU偶地址存储体数据线接 ,选通条件除M/ =1外,尚有 。15标志寄存器FR中,有 _ _ 个状态标志,有 _ _ _ 个控制标志。168086 CPU内部设立三类寄存器,其中4个十六位通用寄存器是_ _ 、_ 、_ 、_ _ ,4个段寄存器_ _、_、_、_ 。四、指令系统和汇编语言程序设计A类:汇编语言程序上机过程

14、涉及编辑输入源程序、 、连接、 、 等环节。一条完整汇编指令由 、 、 、 等四某些构成。3与指令MOV BX,OFFSET BUF功能相似指令是 。4DOS系统功能号应放在 寄存器中。5在DEBUG软件中,A命令功能是 _ _ ;Q命令功能是 _ _ 。6在DEBUG软件中,U命令功能是 _ ;G命令功能是 _ ;T命令功能是 _ _ 。B类:CPU机器指令由 和 两某些构成。子程序又称 ,它可以由 语句定义,由 语句结束,属性可以是 或 。 语言程序构造可分为 _ ,_ _ ,_ ,_ 四种。 程序中调用其她子程序称 _ _ 、子程序中调用其自身称 _ _ _ 。调用子程序要进行 _ _

15、_ 操作。C类:汇编语言中变量或标号普通有三种属性,分别是 、 、 和 。8086CPU读外部8位端口(PORT)指令有2条,分别是 、 。汇编语言源程序中语句有三种类型,它们是 语句、 语句、 语句。 指令AND AX,X1 XOR X2中,X1和X2是两个已赋值变量,问AND运算是在 时执行,XOR操作是在 时执行,变量X1和X2类型属性应是 。 五、存储器构成、分类、性能、特点A类: 1在8086 系统中,逻辑地址为H:1234H存储单元物理地址是 。28088 CPU取指令时,段地址由 寄存器提供,偏移地址由 寄存器提供。38088 CPU可直接寻址存储空间为 KB,地址编码从 H到

16、H。4将存储器与系统相连译码片选方式有 法和 法。5若存储空间首地址为01000H,存储容量为1K8、2K8、4K8 和8K8存储器所相应末地址分别为 、 、 和 。6某一RAM芯片,其容量为10248位,地址线和数据线分别为 、 根。7某一RAM芯片,其容量为2K8位,地址线和数据线分别为 、 根。8微机系统中,ROM是只 存储器,RAM是 ,动态RAM存储芯片内容需定期 。9设有一种具备16KB存储器系统(存储器单元地址持续),若存储器系统起始单元地址为80000H,则末单元地址为 。10设有一种具备32KB存储器系统(存储器单元地址持续),若存储器系统起始单元地址为40000H,则末单元

17、地址为 。11内存地址从40000H到BBFFFH共有 KB。12由2732芯片构成64KB存储器,则需要 片芯片。B类:18086 CPU写入一种规则字,数据线高8位写入 存储体,低8位写入 存储体。2存储芯片重要性能指标 、 、功率损耗及可靠性等。3若存储空间首地址为3800H,存储容量为5K8、12K8存储器所相应末地址分别为 、 。C类:OECEWE1对6116进行读操作,6116引脚 , , 。2在分层次存储系统中,存取速度最快、靠CPU近来且打交道最多是 存储器,它是由 类型芯片构成,而主存储器则是由 类型芯片构成。六接口技术与中断技术A类:18086/8088 CPU共有 _ 个

18、中断源,其相应中断向量存储在存储器中从_ _ 到 _ _ 地址区间内。28086CPU中断系统有_ _个中断类型号(码),中断类型号与相应矢量地址换算公式为 。3PC/XT机中断矢量表放在从 H地址单元开始到 H地址单元结束存储区域内,总共占有 个字节。 4CPU与外设之间信息传播方式有四种,它们分别为 _ _、_ _、_ _ 、_ _ 。5数据输入/输出指是CPU与 进行数据互换。6数据输入/输出三种方式是 、 和 。RDWR7当CPU执行IN AL,DX指令时, 引脚为 电平, 引脚为 电平。88086 CPU 设立为最小模式时,访问I/O接口时,其M/IO 信号应为 电平。98088 C

19、PU 设立为最小模式时,访问I/O接口时,其M/IO 信号应为 电平。108255A工作在方式0时,有 个I/O(位)。118255A有两个控制字,它们分别是 和 。12典型中断解决过程(硬件中断)应涉及四个阶段是 _ _ , _ _ ,_ _ ,_ _ 。13若某中断向量为08H, 则该中断中断服务子程序入口地址在中断向量表中物理地址范畴为 。1482535定期/计数器有 个独立计数器,每个计数器都是 位。15被检测模仿信号必要经 转换变成 量才干送计算机解决。16DAC0832有引脚 根,其中数字量输入引脚有 根。17ADC0809模仿输入引脚有 根,数字输出引脚有 根。18LED数码管有

20、 和 两种接法。B类:1中断向量就是中断服务子程序 ,在内存中占有 个存储单元,其中低地址字单元存储是 ,高地址字单元存储是 。 2中断返回指令是 ,该指令将堆栈中保存断点弹出后依次装入 寄存器和 寄存器中,将堆栈中保存标志装入 寄存器中。 3CPU响应中断后, 将 寄存器内容入栈保存,然后自动将 标志复位。若要实现中断嵌套,必要在中断服务子程序中执行一条 指令。 4对I/O端口编址方式普通有 和 两种。8086 CPU采用编址方式是 。5在8086 CPU中,I/O指令采用直接寻址方式时,可寻址I/O端口地址有 个。若采用DX间接寻址方式,可寻址I/O端口地址有 个。6CPU在执行OUT D

21、X,AL指令时,将 寄存器内容送到地址总线上,将 寄存器内容送到数据总线上。7计算机与外界互换信息称为通信,通信两种基本方式为 和 。88086CPU寻址外设可以有两种方式,一种是 寻址方式,另一种是 寻址方式。9一片8259A可管理 级中断,通过级连最多可扩展为管理 级中断。8259A有 个方式选取控制字和 操作命令字。 10CPU与外设之间连接部件称为 ,其基本功能是 和 。11中断向量表首地址为 _ _ ,末地址为 _ _ ,共占 _ 个字节单元,一种中断向量占 _ 个字节,其中前两个字节放中断服务程序 地址,后两个字节放中断服务程序 _ _ _ 地址。C类:1用8255PA口和PC口低

22、4位接一种键盘阵列,最多可辨认 个按键。软件辨认按键时,当辨认有键按下后所加一段延时程序是为了 。2CPU响应8259A中断,在 引脚上输出 个负脉冲,在第 个负脉冲期间读入中断类型码。 3PC机中当8259A工作在 方式和 方式时,在中断返回前必要向 端口写入一条中断结束指令。RDIO4CPU在执行IN AL,DX指令时,M/ 引脚为 电平, 为 电平。5串行通信方式有 和 两种,其中 方式是以字符格式、起始位开始、停止位结束传送字符串。6输入/输出端口有2种编址办法,即I/O端口与存储器单元统一编址和I/O端口单独编址。前一种编址重要长处是 _ 和 _ 。78255A口工作于方式1 时,C

23、口 _ 作为A口联系信号;B口工作于方式1时,C口 _ _ _ 作为B口联系信号。简 答 题 部 分简答题目包括如下几大类内容:一数制变换,运算,码制等二微机构成、构造、总线三8086/8088CPU内部构造、大小模式构成和总线周期四指令系统和汇编语言程序设计五存储器构成、分类、性能、特点六接口技术与中断技术一、数制变换,运算,码制、补码运算、溢出判断等A类:1溢出与进位不同点?答:进位是指运算成果最高位向更高位进位,用来判断无符号数运算成果与否超过了计算机所能表达最大无符号范畴。溢出是指带符号数补码运算溢出,用来判断带符号数补码运算成果与否超过了补码所能表达范畴。2什么是组合BCD码?什么是

24、非组合BCD码?答:组合BCD码是用一种字节表达2位BCD码。非组合BCD码一种字节仅在低四位表达1位BCD码。3简述十进制数转换为二进制数办法。4简述十六进制数转换为十进制数办法。5在计算机中,如何表达正、负号。 答:数最高位为符号位,并且用“0”表达正;用“1”表达负。6计算机中机器数有哪些惯用编码形式。答:惯用编码有原码、反码和补码。B类:1原码、反码和补码是如何定义。答:原码定义:一种数原码其尾数就是该数真值,其最高位用来表达符号, “”和“”分别用“0”和“1”来表达。反码定义:对于正数它反码等于原码,对于负数它反码等于它原码除符号位外,别的各位取反。补码定义:对于正数它补码等于原码

25、,对于负数它补码等于它原码除符号位外,别的各位取反后加一。2在计算机中,BCD码加减运算是按什么规则进行调节。C类:1简述中文编码规则。答:GB2312国标字符集呈二维表,提成94行94列,行号称为区号,列号称为位号。每一种中文或符号在码表中均有各自一种惟一位置编码,该编码就是字符所在区号(行号)及位号(列号)二进制代码(7位区号在左、7位位号在右,共14位),也称为中文区位码。因而,字符集中任何一种图形、符号及中文都用唯一区位码表达。为了不影响已经商定好数据通信规程,将区位码区号和位号都加 32(即 100000),变换成相应国标码。2计算机中数字小数点是如何表达。答:有两种表达办法,定点表

26、达法和浮点表达法。二、微机构成、构造、总线A类:1试阐明微机工作过程?答:当开始运营程序时,一方面应把第一条指令所在存储单元地址赋予程序计数器PC(Program Counter),然后机器就进入取指阶段。在取指阶段,CPU从内存中读出内容必为指令,于是,数据缓冲寄存器内容将被送至指令寄存器IR,然后由指令译码器对IR中指令操作码字段进行译码,并发出执行该指令所需要各种微操作控制信号。取指阶段结束后,机器就进入执行指令阶段,这时CPU执行指令所规定详细操作。当一条指令执行完毕后,转入下一条指令取指阶段。这样周而复始地循环,直到遇到暂停指令时结束。2存储器读写操作不同点?答: 读操作:由CPU发

27、出读命令控制。写操作:由CPU发出写命令控制。 读操作:把数据从内存中读出来,放到DB上。写操作:把上内容,写入到存储器中。3计算机按其使用逻辑元件不同被分为哪几代?微型计算机是哪一代计算机分支?答:电子管计算机、晶体管计算机、集成电路计算机和大规模、超大规模集成电路计算机。微型计算机属于第四代计算机分支。4何谓总线?有哪几类?作用如何?答:总线是计算机中各功能部件间传送信息公共通道。依照所传送信息内容与作用不同,总线可分为三类:地址总线、数据总线、控制总线。这三类总线作用为计算机各功能部件间传送地址、数据、控制信息。5简述冯诺依曼计算机体系构造基本思想。答:冯诺伊曼基本设计思想为: 以二进制

28、形式表达指令和数据。 程序和数据事先存储在存储器中,计算机在工作时可以高速地从存储器中取出指令并加以执行。 由运算器、控制器、存储器、输入和输出设备等五大部件构成计算机系统。6假设四种CPU主存地址分别为16根、20根、24根以及32根,试问每种CPU可寻址内存多少字节?解:64K字节,1M字节,16M字节,4G字节B类:1什么是微机总线。答:笼统来讲,就是一组进行互连和传播信息(指令、数据和地址)信号线。计算机总线,都是有特定含义。如“局部总线”,“系统总线”和“通信总线”等。2总线原则特点有哪些?答: 具备公用性,同步可挂接各种不同类型功能模块; 在机箱内以总线扩展插槽形式提供使用; 普通

29、为并行传播; 定义信号线多,且齐全,涉及分离数据、地址和控制信号线以及电源线。3普通总线分为哪几类?其特点是什么?答: 局部总线是介于CPU总线和系统总线之间一级总线。它一侧直接面向CPU总线,另一侧面向系统总线,分别由桥接电路连接。局部总线又可分为专用局部总线;VL总线;PCI总线。 系统总线是微机系统内部各部件(插板)之间进行连接和传播信息一组信号线。如ISA和EISA就是构成IBM-PC X86系列微机系统总线。系统总线是微机系统所特有总线,由于它用于插板之间连接,故也叫板级总线。 通信总线是系统之间或微机系统与设备之间进行通信一组信号线。如微机与微机之间,所采用RS-232C/RS-4

30、85总线;微机与智能仪器之间,所采用IEEE-488/VXI总线,以及近几年发展和流行起来微机与外部设备之间USB和IEEE1394通用串行总线等。但是,与其把这种总线叫做通信总线,还不如把它叫接口原则更适当,由于它们更符合接口原则特性。C类:1简述总线传播过程。答:总线完毕1次数据传播,普通分为4个阶段。 申请阶段:当系统总线上有各种主模块时,需要使用总线主模块要提出申请,由总线仲裁机构拟定把下一种传播周期总线使用权授权给哪个模块。 寻址阶段:获得总线使用权主模块通过总线发出本次打算访问从模块存储器地址或I/O端口地址及关于命令,使参加本次传播从模块开始启动。 传数阶段:主模块和从模块之间进行数据传播,数据由源模块发出,经数据总线流入目模块。 结束阶段:主从模块关于信息均从系统总线上撤除,让出总线。2总线数据传播控制方式有哪几种?答: 同步方式, 异步方式, 半同步方式, 分离方式。三8086/8088CPU内部构造、大小模式构成和总线周期A类:1何谓逻辑地址,何谓物理地址?如何由逻辑地址求物理地址?答:逻辑地址是16位相对地址,其表达形式有“段地址”和“段内偏移地址”。物理地址是20位绝对地址,存储单元物理地址是唯一。CPU与存储器进行数据互换时在地址总线上提供20位地址信息称为物理地址。物理地址逻辑地址10H段内偏移地址。2EU与BIU各自功能是什么?如何协同工

展开阅读全文
部分上传会员的收益排行 01、路***(¥15400+),02、曲****(¥15300+),
03、wei****016(¥13200+),04、大***流(¥12600+),
05、Fis****915(¥4200+),06、h****i(¥4100+),
07、Q**(¥3400+),08、自******点(¥2400+),
09、h*****x(¥1400+),10、c****e(¥1100+),
11、be*****ha(¥800+),12、13********8(¥800+)。
相似文档                                   自信AI助手自信AI助手
搜索标签

当前位置:首页 > 考试专区 > 其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服