收藏 分销(赏)

2011年4月高等教育自学考试《计算机组成原理》试题及参考答案.pdf

上传人:二*** 文档编号:4486645 上传时间:2024-09-24 格式:PDF 页数:5 大小:263.63KB
下载 相关 举报
2011年4月高等教育自学考试《计算机组成原理》试题及参考答案.pdf_第1页
第1页 / 共5页
亲,该文档总共5页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

1、20112011 年年 4 4 月高等教育自学考试计算机组成原理试题及答案月高等教育自学考试计算机组成原理试题及答案(课程代码:(课程代码:0231802318)一、单项选择题(本大题共 15 小题,每小题 2 分,共 30 分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选多选或未选均无分。1.定点小数的补码表示范围是(C)A.-1+2-nX1-2-nB.-1+2-nX1+2-nC.-1X1-2-nD.-1X1+2-n2.若十进制数为-80,则其对应的 8 位补码X补为(B)A.11010000B.10110000C.10101111D.0101000

2、03.在计算机中磁盘存储器一般用作(C)A.主存B.高速缓存C.辅存D.只读存储器4.为了减少指令中的地址个数,采用的有效办法是(D)A.寄存器寻址B.立即寻址C.变址寻址D.隐地址5.组合逻辑控制器与微程序控制器相比(B)A.组合逻辑控制器的时序系统比较简单B.微程序控制器的时序系统比较简单C.两者的时序系统复杂程度相同D.微程序控制器的硬件设计比较复杂6.采用双符号位表示带符号数时,发生正溢的特征是双符号位为(A.00B.0lC.10D.117.若八进制数为 52,则其对应的十进制数为(C)A.52B.44C.42D.328.二进制补码定点小数 1.101 表示的十进制数是(C)A.+1.

3、625B.-0.101C.-0.375D.-0.6259.用 1K4 的存储芯片组成 4KB存储器,需要几片这样的芯片?(A.8 片B.4 片B)A)C.2 片10.一地址指令是指(C)A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数11.微程序存放在(C)A.堆栈存储器中C.控制存储器中12.CPU 响应 DMA请求的时间是(B)A.必须在一条指令执行完毕时C.可在任一时钟周期结束时13.在同步控制方式中(A)A.每个时钟周期长度固定C.每个工作周期长度固定14.CPU 响应中断请求(C)A.可在任一时钟周期结束时C

4、.可在一条指令结束时15.串行接口是指(B)A.接口与系统总线之间为串行传送C.接口的两侧都为串行传送D.1 片B.主存储器中D.辅助存储器中B.必须在一个总线周期结束时D.在判明没有中断请求之后B.各指令的时钟周期数不变D.各指令的工作周期数不变B.可在任一总线周期结束时D.必须在一段程序结束时B.接口与外设之间为串行传送D.接口内部只能串行传送二、名词解释题(本大题共 3 小题,每小题 3 分,共 9 分)16.堆栈指针堆栈中用来保存最后进入的数据的位置信息(即栈顶位置)的地址寄存器称为堆栈指针,简称 SP。17.硬连线控制器硬连线控制器采用组合逻辑电路,根据不同的指令在不同的时钟周期产生

5、不同的操作控制信号,协调各个部件之间的操作,它主要用在高速或简单计算机中。18.并行传输用并行方式传输二进制信息时,对每个数据位都需要采用单独的一条传输信号线,多个数据位同时进行传输,一次可以完成若干数据位的传输。三、简答题(本大题共 6 小题,每小题 5 分,共 30 分)19.与转子指令相比,中断方式的主要特点是什么?试举两列说明。具有随机性例 1、有意调用,随机请求与处理的事件,如调用打印机;例 2、随机发生的事件,如处理故障或按键。20.什么是 DMA方式?在 DMA的预处理阶段,由 CPU执行输入输出指令来完成哪些操作?DMA方式是指直接依靠硬件实现主存与 I/O 间的数据传送,传送

6、期间不需 CPU 程序干预,测试外围设备状态,向 DMA接口的外设地址寄存器中送入外设号并启动外设,同时向内存地址寄存器中送入骑士地址,向长度计数器中送入交换的数据个数。21.高速缓存 Cache 用来存放什么内容?设置它的主要目的是什么?Cache 中存放当前活跃的程序和数据,作为主存活跃区的副本,设置它的主要目的是解决 CPU与主存之间的速度匹配。22.试解释采用存储器间接寻址方式读取操作数的过程。在存储器间接寻址方式下,指令的地址码是一个存储器地址,根据这个地址从存储器中读取的时操作数的地址,再根据这个操作数据的地址从存储器中读出操作数。23.简述 I/O 指令对外设的统一编址和单独编址

7、的两种编址方式。在统一编址方式中,外围设备中的控制寄存器、数据寄存器和状态寄存器被视为与内存单元一样,将它们和内存单元联合在一起编排地址,在单独编址方式中,为外围设备的每个寄存器分配端口地址,它们与内存地址相互独立,互不干扰。24.试说明一条访存指令的执行过程。访存指令的执行包括以下 5 个阶段;1、取指令2、指令译码3 计算机地址4、访问存储器5、写回四、简单应用题(本大题共 2 小题,每小题 9 分,共 18 分)25.用 Booth 算法计算 2(-4)的 4 位补码乘法运算,要求写出其运算过程。26.设计算机的 CPU 数据通路及其与存储器的连接结构如题 26 图所示,其中,R0R3

8、为通用寄存器,IR 为指令寄存器,PC 为程序计数器,SP 为堆栈指针,C 和 D 为暂存器,MAR为存储器地址寄存器,MDR 为存储器数据缓冲寄存器,AB为地址总线,DB 为数据总线,CB 为控制总线。试写出指令 LOAD R1,(R2)的执行流程。指令功能为数据传送操作,其中,R1 为采用寄存器寻址的目的操作数,(R2)为采用寄存器间接寻址的源操作数。题 26 图五、存储器设计题(本大题共 1 小题,13 分)27.用 2Kl6 位片的存储芯片构成 16Kl6 位的存储器,地址线为 A15(高)A0(低)。问:(1)需要几片这种存储芯片?(2)存储器共需要几位地址线?是哪几位地址线?(3)加至各芯片的地址线是哪几位?(4)用于产生片选信号的地址线是哪几位(译码法)?

展开阅读全文
部分上传会员的收益排行 01、路***(¥15400+),02、曲****(¥15300+),
03、wei****016(¥13200+),04、大***流(¥12600+),
05、Fis****915(¥4200+),06、h****i(¥4100+),
07、Q**(¥3400+),08、自******点(¥2400+),
09、h*****x(¥1400+),10、c****e(¥1100+),
11、be*****ha(¥800+),12、13********8(¥800+)。
相似文档                                   自信AI助手自信AI助手
搜索标签

当前位置:首页 > 考试专区 > 自考

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服