收藏 分销(赏)

与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数省公共课一等奖.pptx

上传人:精*** 文档编号:2758080 上传时间:2024-06-05 格式:PPTX 页数:23 大小:2.84MB
下载 相关 举报
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数省公共课一等奖.pptx_第1页
第1页 / 共23页
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数省公共课一等奖.pptx_第2页
第2页 / 共23页
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数省公共课一等奖.pptx_第3页
第3页 / 共23页
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数省公共课一等奖.pptx_第4页
第4页 / 共23页
与阵列用以产生“与”逻辑项(乘积项)或阵列用以把与门输出的乘积项构成“与-或”逻辑函数省公共课一等奖.pptx_第5页
第5页 / 共23页
点击查看更多>>
资源描述

1、第第9章章 可编程逻辑器件可编程逻辑器件 与阵列用以产生与阵列用以产生“与与”逻辑项逻辑项(乘积项乘积项)或阵列用以把与门输出乘积项组成或阵列用以把与门输出乘积项组成“与与-或或”逻辑函逻辑函数数9.1 概述概述1 什么是什么是PLD?可编程逻辑器件可编程逻辑器件(Programmable Logic Device )简称简称 PLD2 PLD基本结构基本结构类同于类同于ROM第1页3 PLD器件分类器件分类PROM 、EPROM、EPROM低密度低密度PLD(LPLD):与阵列、或阵列均可编程,与阵列、或阵列均可编程,器件利用率低器件利用率低 与阵列可编程与阵列可编程,或阵列固定,含有各种输

2、出或阵列固定,含有各种输出 结构结构结构与结构与PAL一样但增加了输出逻辑宏单元一样但增加了输出逻辑宏单元(OLMC),),提升了设计灵活性,采取提升了设计灵活性,采取EECOMS工艺,可屡次工艺,可屡次编编 程与擦写程与擦写.PLA:(Programmable Logic Array)PAL:(Programmable Array Logic)GAL:(Generic Array Logic)第2页 复杂可编程逻辑器件复杂可编程逻辑器件现场逻辑块门阵列现场逻辑块门阵列 增加了内部连线、对逻辑宏和增加了内部连线、对逻辑宏和I/O单元作了较大改单元作了较大改进,允许有更多输入、输出信号,更多乘积

3、项和宏进,允许有更多输入、输出信号,更多乘积项和宏单元,内部有多个逻辑块,每个逻辑块相当于一个单元,内部有多个逻辑块,每个逻辑块相当于一个GAL,各块之间可资源共享。,各块之间可资源共享。高密度高密度PLD (HPLD)CPLD:(Complex Programmable Logic Device)FPGA:(:(Field Programmable Gate Array)第3页4 PLD中门电路习惯表示方法中门电路习惯表示方法与门与门或门或门互补输出互补输出三态输出三态输出编程连接编程连接固定连接固定连接第4页1 可编程逻辑阵列基本结构(可编程逻辑阵列基本结构(PLA)9.2 PLA和和PA

4、L电路结构电路结构第5页可编程与阵列可编程或阵列第6页2 可编程阵列逻辑基本结构(可编程阵列逻辑基本结构(PAL)第7页与阵列与阵列可编程可编程或阵列或阵列可编程可编程第8页编程后编程后PAL电路电路F4=I1I2+I1I2F3=I1I2+I1I2F2=I1I2+I2I3 +I3I4+I1I4F1=I1I2I3+I2I3I4 +I1I3I4+I1I2I4第9页3PAL几个输出电路结构形式几个输出电路结构形式(1)专用输出结构(固定输出)专用输出结构(固定输出)(2)可控输出结构可控输出结构(3)可编程输入、输出结构可编程输入、输出结构(4)存放器输出结构存放器输出结构第10页(4)存放器输出结

5、构存放器输出结构第11页4 几个惯用几个惯用 可编程逻辑器件可编程逻辑器件 PAL16L8器件器件第12页 PAL16R8第13页主页主页/产品产品/CPLD莱迪思莱迪思CPLD和和XPLD下一代下一代CPLD产品产品莱迪思经过其超大、超快及超宽(BFW)CPLD产品,为您提供领先一代CPLD处理方案。这些经过优化器件结构,能满足CPLD设计各种需要。该方法与其它CPLD供给商一个尺寸满足全部需要方法完全不一样。领先超快(领先超快(SuperFAST)器件性能)器件性能运行频率最高达400MHz零功耗零功耗CPLD待机电流仅有20微安,是业界最低混合信号混合信号CPLD(ispPAC-POWR

6、1208和和ispPAC-POWR604)用于定序、监控和产生监督信号耐用CPLD领先低功耗性能领先低功耗性能动态功耗降低50%,静态功耗为1.8mW领先超大(领先超大(SuperBIG)密度)密度宏单元数目最高达1024个领先超宽(领先超宽(SuperWIDE)逻辑支持)逻辑支持具备带68个输入逻辑块齐全供电电压支持齐全供电电压支持提供1.8,2.5,3.3和5伏器件。全部器件均为在系统可编程(ISPTM)器件或ispXPTM器件。多功效块(多功效块(MFB)结构综合了存放、CAM、FIFO、逻辑以及CPLD易于设计特征。CPLD器件器件相关资讯相关资讯数据手册数据手册系统图系统图参考设计参

7、考设计应用文章应用文章常见问题常见问题IBIS模型模型BSDL模型模型封装封装ISP使用使用查阅全部与 CPLD 相关文件资料器件系列器件系列密度密度速度速度tPDFmaxI/Os逻辑块输入逻辑块输入存放存放(千位千位)PLLs宏单元nsMHzispXPLD5000MC256-10243.5300141-3816864-5122ispMACH4000C32-5122.540030-20836ispMACH4000Z32-2563.526732-12836器件系列器件系列密度密度速度速度tPDFmaxI/Os逻辑块输入逻辑块输入存放存放(千位千位)PLLs宏单元nsMHzispXPLD5000M

8、B256-10243.5300141-3816864-5122ispMACH5000B128-5123.527592-25668ispMACH4000B32-5122.540030-20836器件系列器件系列密度密度速度速度tPDFmaxI/Os逻辑块输入逻辑块输入存放存放(千位千位)PLLs宏单元nsMHzispXPLD5000MV256-10243.5300141-3816864-5122ispMACH4000V32-5122.540030-20836ispMACH5000VG768-10245178196-384682ispLSI5000VE128-512518072-25668ispMACH4A332-512518232-25633-36器件系列器件系列密度密度速度速度tPDFmaxI/Os逻辑块输入逻辑块输入存放存放(千位千位)PLLs宏单元nsMHzispMACH4A532-256518232-12833-36第14页第15页第16页4 通用逻辑阵列输出逻辑宏单元(通用逻辑阵列输出逻辑宏单元(OLMC)第17页专用输入模式第18页第19页第20页第21页第22页第23页

展开阅读全文
相似文档                                   自信AI助手自信AI助手
猜你喜欢                                   自信AI导航自信AI导航
搜索标签

当前位置:首页 > 教育专区 > 其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服