收藏 分销(赏)

计算机组成原理包健版答案.doc

上传人:精*** 文档编号:2652506 上传时间:2024-06-03 格式:DOC 页数:30 大小:2.37MB
下载 相关 举报
计算机组成原理包健版答案.doc_第1页
第1页 / 共30页
计算机组成原理包健版答案.doc_第2页
第2页 / 共30页
点击查看更多>>
资源描述
(完整word)计算机组成原理包健版答案 1.1 概述数字计算机的发展经过了哪几个代?各代的基本特征是什么? 略。 1.2 你学习计算机知识后,准备做哪方面的应用? 略。 1.3 试举一个你所熟悉的计算机应用例子. 略。 1.4 计算机通常有哪些分类方法?你比较了解的有哪些类型的计算机? ` . 1.5 计算机硬件系统的主要指标有哪些? 答:机器字长、存储容量、运算速度、可配置外设等. 答:计算机硬件系统的主要指标有:机器字长、存储容量、运算速度等。 1.6 什么是机器字长?它对计算机性能有哪些影响? 答: 指CPU一次能处理的数据位数。它影响着计算机的运算速度,硬件成本、指令系统功能,数据处理精度等. 1.7 什么是存储容量?什么是主存?什么是辅存? 答:存储容量指的是存储器可以存放数据的数量(如字节数)。它包括主存容量和辅存容量。 主存指的是CPU能够通过地址线直接访问的存储器。如内存等。 辅存指的是CPU不能直接访问,必须通过I/O接口和地址变换等方法才能访问的存储器,如硬盘,u盘等。 1.8 根据下列题目的描述,找出最匹配的词或短语,每个词或短语只能使用一次。 (1)为个人使用而设计的计算机,通常有图形显示器、键盘和鼠标。 (2)计算机中的核心部件,它执行程序中的指令。它具有加法、测试和控制其他部件的功能. (3)计算机的一个组成部分,运行态的程序和相关数据置于其中。 (4)处理器中根据程序的指令指示运算器、存储器和I/O设备做什么的部件。 (5)嵌入在其他设备中的计算机,运行设计好的应用程序实现相应功能。 (6)在一个芯片中集成几十万到上百万个晶体管的工艺。 (7)管理计算机中的资源以便程序在其中运行的程序。 (8)将高级语言翻译成机器语言的程序. (9)将指令从助记符号的形式翻译成二进制码的程序。 (10)计算机硬件与其底层软件的特定连接纽带. 供选择的词或短语: 1、汇编器 2、嵌入式系统 3、中央处理器(CPU) 4、编译器 5、操作系统 6、控制器 7、机器指令 8、台式机或个人计算机 9、主存储器 10、VLSI 答:(1)8,(2)3,(3)9,(4)6,(5)2, (6)10,(7)5,(8)4,(9)1,(10)7 计算机系统有哪些部分组成?硬件由哪些构成? 答:计算机系统硬件系统和软件系统组成。 硬件由控制器、存储器、运算器、输入设备和输出设备五大部件构成 1.9 冯·诺伊曼Von Neumann计算机的主要设计思想是什么? 略. 1.10 计算机硬件有哪些部件,各部件的作用是什么? 略。 1.11 计算机软件包括哪几类?说明它们的用途。 略。 1.12 简述计算机系统的多级层次结构的分层理由及各层的功能。 略。 1.13 通过计算机系统的层次结构学习,你对计算机系统有了怎样的了解? 略. 第二章 2.1 数字信号和模拟信号的主要区别是什么?与模拟电路相比,数字电路有何特点? 略。 2.2 二极管两端需要加多大的电压才使二极管导通? 答:大于二极管的正向特性存在死区电压Vr(硅二极管约为0。7V,锗二极管约为0.2V) 2.3 三极管何时处于截止状态,何时处于饱和状态? 答:当输入电压Vi〉0,且Vi < 死区电压Vr’,三极管处于截止状态. 当输入电压Vi增大,基极电流IB、集电极电流IC随之增大,输入电压VCE=VCC-ICRC不断下降,当VCE降到0.7V以下时,发射结仍正向偏置,集电结则由反向偏置转为正向偏置,此时三极管进入饱和状态。 2.4 双极型逻辑门和单极型逻辑分别是怎样形成的?它们各有何特点? 略。 2.5 实现逻辑代数的基本运算有哪几种逻辑门? 答:与,或,非。 2.6 分析图2-41所示的逻辑电路图,写出表达式并进行化简。 答:(a) (b) F=AD+C + 2.7 请用代数化简法将下列各逻辑表达式化成最简式。 (1) 答: (2) 答: 2.8 分析图2-42所示的逻辑电路,列出真值表,说明其逻辑功能。 2。8 答: A1 A0 X0 X1 X2 X3 F 0 0 X X X X X0 0 1 X X X X X1 1 0 X X X X X2 1 1 X X X X X3 图2-42是一个四选一电路 2.9 分析图2-43所示的逻辑电路图,列出真值表,说明其逻辑功能。 答: A B C F1 F2 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 图2-43是一个一位全加器,A, B为加数和被加数,C为低位进位, F1为和,F2为产生的进位. (图中有错误,第4个与门的输入少了 ) 2.10 请用卡诺图法将下列各逻辑表达式化成最简式。 (1) (2) 答:(1) (2) 2.11 简述组合逻辑电路的设计过程. 略: 2.12 用与非门设计实现下列函数的组合逻辑电路。 (1); (2)。 答:(1) == 图略。 (2) == 图略。 2.13 用一位全加器组成4位并行进位加法器,其并行进位电路应该如何实现? 略。 2.14请画出74LS273的典型用法的接线图. 2.15 什么是三态门?一般应用在什么场合? 略 2.16计算机中常用的寄存器有哪些?请说明如何使用? 略 2.17 请说明74LS299的功能及使用方法. 略 2.18 请说明74LS161的功能及使用方法。 略 习题3 3.1 求下列各数的十进制数值: (1)(267.3)8 (2)(BD.C)16 (3)(1011011.101)2 答:。(1 ) 183.375, (2) 189。75, (3 ) 91.625 3.2 将下列十进制数转化为二进制、八进制和十六进制数据(小数取四位二进制有效数据): (1)—282.75 (2)123.46 (3)—115/512 (4)44.9375 答:2。 序号 十进制 十六进制 二进制 八进制 (1) -282.75 -11A.C —100011010.1100 —432。6 (2) 123.46 7B。7 1111011.0111 173.34 (3) -115/512 —0.388 -0。001110011 —0.163 (4) 44.9375 2C.F 101100.1111 54.74 3.3 写出下列各数的原码、反码和补码,机器数长度为8位: (1)0 (2)-127 (3)—0。5 (4)-19/128 (5)100 (6)23/64 序号 真值 原码 补码 反码 (1) 0 00000000 00000000 00000000 10000000 11111111 0.0000000 0.0000000 0.0000000 1。0000000 1。1111111 (2) -127 11111111 10000001 10000000 (3) -0.5 1。1000000 1。1000000 1。0111111 (4) -19/128 1。0010011 1。1101101 1.1101100 (5) 100 01100100 01100100 01100100 (6) 23/64 0。0101110 0。0101110 0.0101110 3.4 写出下列各机器数的二进制真值X: (1)[X]补=0.1001 (2)[X]补=1.1001 (3)[X]原=0。1101 (4)[X]原=1。1101 (5)[X]反=0.1011 (6)[X]反=1.1011 (7)[X]移=0,1001 (8)[X]移=1,1001 (9)[X]补=1,0000000(10)[X]反=1,0000000(11)[X]原=1,0000000 (12)[X]移=1,0000000 答: (1) +0。1001 (7) - 0111 (2) —0.0111 (8) +1001 (3) +0.1101 (9) - 10000000 (4) —0.1101 (10) - 01111111 (5) +0。1011 (11) — 00000000 (6) -0.0100 (12) 00000000 3.5 设某机器数字长为8位,有两个数的16进制表示形式为9CH和FFH,问:若它们分别表示为下列格式的机器数时,其对应的十进制真值是多少? (1) 无符号整数; (2) 原码表示的定点整数; (3) 原码表示的定点小数; (4) 补码表示的定点整数; (5) 补码表示的定点小数; (6) 反码表示的定点整数; (7) 移码表示的定点整数。 答: 数 9CH FFH 无符号整数 +156 255 原码表示的定点整数 —2812 —127 原码表示的定点小数 -(2-24-+2-5)=0。21875 —(1-2-7) 补码表示的定点整数 —116 100 -1 补码表示的定点小数 -(2-1+2—2+2-3+2-5)=0.90625 78125 -2-7 反码表示的定点整数 -99115 —0 移码表示的定点整数 +2812 127 3.6 假设某规格化浮点数的尾数表示形式为M0。M1 …… Mn,选择正确的答案写在横线上: (1) 若尾数用原码表示,则尾数必须满足 。 (2)若尾数用补码表示,则尾数必须满足 . A.M0=0 B.M0=1 C.M1=0 D.M1=1 E.M0。M1=0。0 F.M0。M1=1。1 G.M0.M1=0.1或 M0.M1=1.0 H.M0.M1=1.0 答:(1)D ;(2)G 3.7 浮点数的表示范围取决于 的位数,浮点数的表示精度取决于 的位数,浮点数的正负取决于 , 在浮点数的表示中是隐含规定的。 A.数符 B.阶符 C.尾数 D.阶码 E.阶码的底 答:D, C, A, E 3.8 设一浮点数格式为:字长12位,阶码6位,用移码表示,尾数6位,用原码表示,阶码在前,尾数(包括数符)在后,则按照该格式: (1)已知X=-25/64,Y=2.875,求数据X、Y的规格化的浮点数形式。 (2)已知Z的浮点数以十六进制表示为9F4H,则求Z的十进制真值。 答:0。875=7/8 (1) X=-0。11001×2-1, [X ]浮=1.11001×2011111 [X ]浮=0,11111 1。,11001 Y=23/8=0.10111×22 , [Y ]浮=0。10111×2100010 [Y ]浮=1,00010 0。,10111 (2)[Z]浮= 1001 1111 0100 =-0.10100×2100111 Z= -80 3.9 设一机器数字长16位,求下列各机器数的表示范围: (1) 无符号整数; (2) 原码表示的定点整数; (3) 补码表示的定点整数; (4) 补码表示的定点小数; (5) 非规格化浮点表示,格式为:阶码8位,用移码表示,尾数8位,用补码表示(要求写出最大数、最小数、最大负数、最小正数); (6) 上述浮点格式的规格化浮点表示范围(要求写出最大数、最小数、最大负数、最小正数)。 6答: 机器字长16位, 下列各术的表示范围 (1) 无符号整数 0~216-1 (2) 原码定点整数 -(215—1) ~ +215-1 (3) 补码定点整数 -215 ~ +215-1 (4) 补码定点小数 -1 ~ + 1-2—15 (5)、(6) 阶码八位,移码表示,尾数8位,补码表示 最大数 最小数 最大负数 最小正数 非规格化 浮点数 (1—2-7)×2+127 -1×2+127 —2-7×2—127 2—7 ×2—127 规格化 浮点数 (1-2—7) ×2+127 -1 ×2+127 -0。5+2—7 ) ×2-127 0.5 ×2—127 3.10 将下列十进制数转换为IEEE754 单精度浮点数格式: (1)+36.75 (2)-35/256 答: +36.75=100100.11=1.0010011*25 5+127=132 0 10000100 00100110000000000000000 3.11 求下列各IEEE754 单精度浮点数的十进制真值: (1)43990000H (2)00000000H 答:(1) 0 10000111 00110010000000000000000 X=(—1)0×(1。0011001) ×2135—127=(100110000100110010)2=(3064)10 (2) X=(—1)0×(1。0000000) ×20—127=(2—127)10 3.12 在汉字系统中,有哪几种编码?它们各自有什么作用? 略。 3.13 汉字库中存放的是汉字的哪一种编码?汉字库的容量如何计算? 答:汉字库中存放的是汉字字模码。汉字库的容量可按下列: 存储每个汉字字模点阵所需的字节数×汉字数×点阵方法数。 3.14 在一个应用系统中,需要构造一个包含了100个汉字的汉字库,假设采用16×16的汉字字形,问:该汉字库所占存储容量是多少字节?一篇由50个汉字构成的短文,需要占用多少字节的存储容量来存储其纯文本? 答: 16×2×100=3200字节;2 ×50=100字节。 3.15 汉字系统的几种编码中,对于某个汉字来说,是 惟一的。 A。 输入码 B。 字模码 C. 机内码 答:C。 3.16 若下面的奇偶校验码均正确,请指出哪些是奇校验码,哪些是偶校验码. (1) 10110110 (2)01111110 (3)11011000 (4)10100001 答:奇校验码:(1)、(4);偶校验码:(2),(3)。 3.17 在7位的ASCII码的最高位前面添加一位奇(偶)校验位后,即可构成8位的ASCII码的奇(偶)校验码。假设字符“A”的这样的奇(偶)校验码为41H,则它是(1);字符“C”的这样的(1)是(2)。 (1): A. 奇校验码 B。 偶校验码 (2): A. 43H B. 87H C。 C3H D。 86H 答:(1)B; (2)C. 3.18 对于3。6。2节所介绍的k=8,r=4的能纠错一位的海明码,若编码为100110111100,试判断该海明码是否有误,若有,请纠正,并写出其8位正确的有效信息。 答: 10000111 3.19 试设计有效信息为10位的能纠错一位的海明码的编码和译码方案,并写出有效信息0110111001的海明码。 答:k=10,r=4的海明码的排列如下:编码: H14 H13 H12 H11 H10 H9 H8 H7 H6 H5 H4 H3 H2 H1 D10 D9 D8 D7 D6 D5 P4 D4 D3 D2 P3 D1 P2 P1 P4= D10D9D8D7D6D5 P3= D10D9D8D4D3D2 P2= D10D7D6D4D3D1 P1= D9D7D5D4D2D1 译码: S4=P4 D10D9D8D7D6D5 S3=P3 D10D9D8D4D3D2 S2=P2 D10D7D6D4D3D1 S1=P1 D9D7D5D4D2D1 指误字:S4S3S2S1 效信息0110111001的海明码: 01101101001110 3.20 在3。6.2节所介绍有效信息为8位的能纠错一位的海明码基础上,思考如何改进,使其能够达到检错两位并能纠错一位的校验能力。 答:略 设生成多项式为X3+X+1(即1011B),请计算有效数据10101的CRC编码。 答:101010101 3.21 试分析3.3节介绍的三种奇偶校验、海明校验和CRC校验三种校验码的检错纠错能力,它们的码距各为多少? 答:奇偶校验码只能检错,可检单个、奇数个错,码距=2; 海明校验可以纠一位错。 CRC校验可以纠一位错。 3.22 在Motorola系列的微处理器中,数据存放在内存的规则是高位字节存放在低地址单元的,对照图3.10写出各数据在这种情况下的存储方式。 略 习题4 4.1 设X=0。1101,Y= -0。0110,求: (1)[X]补 (2)[—X]补 (3)[2X]补 (4)[—2X]补 (5)[X/2]补 (6)[-X/2]补 (7)[Y]补 (8)[-Y]补 (9)[2Y]补 (10)[-2Y]补 (11)[Y/2]补 (12)[-Y/2]补 (13)[—Y/4]补 1. (1) [X]补= 0。1101 (2) [-X]补= 1。0011 (3) [2X]补= 0.1010 溢出 (4) [—2X]补= 1.0110 溢出 (5)[X/2]补= 0。0110 注意:参见P109中的补码算术移位规则,以及P110的例4.4 (6)[—X/2]补= 1.1001 (7)[Y]补= 1。1010 (8) [—Y]补= 0.0110 (9) [2Y]补=1.0100 (10)[-2Y]补=0。1100 (11)[Y/2]补=1。1101 (12)[-Y/2]补= 0。0010 (13) [-Y/4]补= 0。0001 4.2 已知X和Y,用变形补码计算X+Y和X—Y,并指出运算结果是否溢出: (1) X=0.11011,Y=0.11111 (2) X=—0.1101,Y=0.0110 答:. (1) 所以:[X+Y]补:发生溢出    [X-Y]补= 1。11100 注意:参见P107中的双符号位判溢方法原理。 (2) [X+Y]补=1。1001     [X-Y]补: 溢出 4.3 试使用两个4位二进制加法器和若干逻辑门电路,设计一位余3码编码的十进制加法器。(提示:余3码加法的校正规则为:当余3码编码的两个数直接相加后,若结果有进位,则和数加3校正;否则和数减3校正) 图在word下不好画:略: 4。4 使用原码一位乘法计算X*Y: (1) X=0.11101,Y=0.01111 (2) X=-0。10011,Y=0.11010 答: (1) 注意:参见P114中例4.6。   (2)[X*Y]原 = 1.0111101110  4.5 使用补码Booth乘法计算X*Y: (1) X=0.01111,Y=-0.11101 (2) X=—0。10011,Y=—0.11010 答:(1) 注意:参见P118中例4.8. [X]补=00.01111 [Y]补=11.00011 [-X]补=11.10001 所以:[X*Y]补=1.1001001101 X*Y=-0。0110110011   (2)[X*Y]补 =0。0111101110  4。6 分别使用原码恢复余数除法和原码加减交替除法计算X/Y: (1) X=0。0111,Y=0。1101 (2) X=0.1011,Y=—0。1110 答:(1) 原码恢复余数除法 注意:参见P124中例4。9。 所以 [Q]原=0.1000 [R]原=0。00001000 原码加减交替法: 注意:参见P125中例4。10。 所以 [Q]原=0。1000 [R]原=0.00001000  (2)原码恢复余数除法: [Qs]原= 1.1100 ; [R]原=0.00001000 原码加减交替除法: [Qs]原= 1。1100 ; [R]原=0.00001000 4。7 使用补码不恢复余数除法计算X/Y: (1) X=0.0111,Y=0。1101 (2) X=0.1011,Y=-0。1110 答:(1) 注意:参见P128的原理和P129中例4.11. 采用第一种方法 所以 [Q]补=0。1001 [R]补=0。00001110  (2)[Qs]补= 1。0011 ; [R]补=0.00001100 4。8 设浮点数的格式为:阶码5位,尾数6位,均用补码表示,请计算X+Y和X-Y。(阶码和尾数 均用补码计算)。 (1) X= —1。625,Y=5。25 (2) X=15/64,Y= —29/256 答:(1) 假设Z=X+Y,X+Y的计算过程如下: 注意:参见P139的原理和P141中例4。13. 1、 对阶 2、 尾数相加 3、 结果规格化 左归一位,阶码减1;结果无溢出 此时的阶码和尾数为: 4、 舍入 按照0舍1入法对尾数进行舍入,结果为: 假设Z=X-Y,其计算过程如下: 1、对阶 2、尾数相减 3、结果规格化 结果的尾数已经是规格化形式,并且无溢出,因此无需规格化 4、舍入 按照0舍1入发对尾数进行舍入,结果为:  (2) [X+Y]补 =1,1101 0.11111; X+Y=0.11111×2 - 0011     [X-Y]补 =1,1111 0。10110; X-Y=0。101102 - 0001 4.9 设浮点数的格式为:阶码5位,用移码表示,尾数6位,用补码表示,请计算X*Y和X/Y(阶码用移码计算,尾数用任何一种机器数的串行乘除算法计算)。 (1) X=5.25,Y= —1。625 (2) X= —29/256,Y=15/64 答:(1) [X×Y]浮=1,0100 1。01111; X*Y=-0。10001×20100 [X/Y]浮= 1,0010 1。00111; X/Y=-0.11001×20010 (2) X和Y的补码表示为: [X]补=0,1101 1。00011 [Y]补=0,1110 0。11110 假设Z=X*Y,则Z的计算过程为: 注意:参见P143的原理和P143中例4。14。 (1)阶码相加 阶码无溢出 (2) 尾数相乘 使用Booth算法计算尾数的乘积: [MX]补=11。00011 [MY]补=0.11110 [—MX]补=00.11101 [MX]补=1。00100 11010 (3) 结果的规格化 结果的尾数已经是规格化的,因此无需再规格化。 (4) 舍入 对尾数进行0舍1入,得: [Z]补=0,1011 1.00101 假设Z=X/Y,则Z的计算过程为: 注意:参见P145的原理和P146中例4.15. (1)阶码相减 阶码无溢出 (2)尾数相除 采用原码加减交替法计算尾数的商: [MX]补=00。11101 [MY]补=00.11110 [—|MY|]补=11。00010 [MZ]补=0。11110(1) (3) 结果的规格化 结果的尾数已经是规格化的,因此无需再进行规格化。 (4)舍入 对尾数进行0舍1入,得: |MZ|=0。11111 [MZ]原=1.11111 [MZ]补=1。00001 |Z|补=0,1111 1.00001 4。10 假设浮点数加减运算时,尾数采用变形补码(模4补码)进行运算,运算结果形式为:MS1 MS2。M1 …… Mn,选择正确的答案写在横线上: (1) 若尾数运算结果形式满足 条件时,结果需要左规; (2) 若尾数运算结果形式满足 条件时,结果需要右规(1次); (3) 若尾数运算结果形式满足 条件时,结果不需要规格化; A.MS1MS2.M1=00.0 B.MS1MS2.M1=00.1 C.MS1MS2。M1=01.0 D.MS1MS2。M1=01.1 E.MS1MS2.M1=10。0 F.MS1MS2。M1=10。1 G.MS1MS2。M1=11.0 H.MS1MS2.M1=11.1 答:(1)A, H (2)D,E,F (3)B 4.11 浮点数运算的溢出判断,取决于 。 A.尾数是否上溢 B.尾数是否下溢 C.阶码是否上溢 D.阶码是否下溢 答:C 4。12 设[X]补=X0.X1……Xn,X必须满足 条件时,X左移一位求2X时,才不会发生溢出。 A.X0.X1=0.0 B.X0。X1=1.1 C.X0。X1=0.1 D.X0。X1=1.0 答:A, B 4。13 设机器字长8位,若机器数DAH为补码,则算术左移一位后为 ,算术右移一位后为 . A.B4H B.B5H C.F4H D.6DH E.EDH 答:A, E 4 在计算机内,减法一般用 来实现。 A.二进制减法器 B.十进制减法器 C.二进制加法器 D.十进制加法器 答:C 5 设某运算器由一个加法器Σ、两个暂存器A和B(D型边沿寄存器)、一个状态寄存器、一个二选一多路选择器构成,如图4.29所示。加法器具有F=A、F=B和F=A+B这3种功能;A、B均可接收加法器的输出,A还可以接收外部输入数据D。问: 5.3 描述外部数据D传送到暂存器B的过程,写出发送的信号序列。 5.4 如何实现操作A+B→A和A+B→B?写出发送的信号序列。 5.5 可以实现操作D+A→A和D+B→B吗?如果可以,请写出发送的信号序列。 5.6 若A、B均为锁存器(电平触发的寄存器),那么实现操作A+B→A和A+B→B时有问题吗?为什么? 4。29 习题4.15图示 答:(1)传送过程:D A,A ∑ B。     控制信号:S=0(选D),CPA, A ∑,F=A,S=1(选∑) (2)A ∑,B ∑,F=A+B,S=1(选∑),CPA A ∑,B ∑,F=A+B,CPB (3)S=0(选D),CPA, A ∑,B ∑,F=A+B,S=1(选∑),CPA S=0(选D),CPA, A ∑,B ∑,F=A+B,CPB (4)结果不对。加法器会多次运算。 6 如果将例4。12中的两条指令修改如下,试写出运算结果及其标志位,并分析各标志的意义。 MOV AL,7FH ADD AL,80H 答:(AL)=FFH; ZF=0:因为运算结果非零; CF=0:因为加法运算的最高位没产生进位, OF=0:因为C1⊕Cf=0,表明有符号数运算发生没溢出, SF=1:因为运算结果的最高位为1, PF=1:结果中“1”的个数为偶数个,所以PF=1。 7 如果将例4.12中的两条指令修改如下,试写出运算结果及其标志位,并分析各标志的意义。 MOV AL,7FH SUB AL,1 答:(AL)=7EH; ZF=0:因为运算结果非零; CF=0:因为加法运算的最高位没产生借位, OF=0:因为C1⊕Cf=0,表明有符号数运算发生没溢出, SF=0:因为运算结果的最高位为0, PF=0:结果中“1”的个数为奇数个,所以PF=0. 第五章 5.1 说明主存储器的组成,并比较SRAM和DRAM有什么不同之处?为什么DRAM的地址一般要分两次接收? 略。 5.2 有一个64K×16位的存储器,由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns,问: (1)需要多少片DRAM芯片? (2)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少? (3)如果用集中刷新方式,存储器刷新一遍最少用多少时间? 答:(1)64; (2)15。625微秒 (3)64微秒 5。3 某机字长16 位,CPU地址总线18位,数据总线16位,存储器按字编址,CPU 的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问: (1)该机可以配备的最大主存容量为 。 (2)该机主存采用64K×1bit的DRAM芯片(内部为4个128×128阵列)构成最大主存空间,则共需 个芯片;若采用异步刷新方式,单元刷新间隔为2ms,则刷新信号的周期为 。 (3)若为该机配备2K×16位的Cache,每块8字节,采用2路组相联映象,试写出对主存地址各个字段的划分(标出各个字段的位数);若主存地址为462EH,则该地址可映象到Cache的哪一组? (4)已知该机已有8K×16位的ROM存储器,地址处于主存的最高端;现在再用若干个16K×8位的SRAM芯片形成128K×16位的RAM存储区域,起始地址为00000H,假设SRAM芯片有CS#(片选,低电平有效)和WE#(写使能,低电平有效)信号控制端;试写出RAM、ROM的地址范围,并画出SRAM、ROM与CPU的连接图,请标明SRAM芯片个数、译码器的输入输出线、地址线、数据线、控制线及其连接。 答:(1)256KW (2)64, 15。625微秒 (3) 或者 462E可以写为:00 0100 0110 0010 1110,所以,它的组号为: 110 0010 1=197 (4) RAM的地址范围为: 00 0000 0000 0000 0000-01 1111 1111 1111 1111 ROM的地址范围为: 11 1110 0000 0000 0000-11 1111 1111 1111 1111 5.4 设有一个4体交叉存储器,在使用时经常遇到连续访问同一个存储体的情况,会产生怎样的结果? 答:存储器带宽降低。 5.5 某计算机的存储系统由Cache、主存和用于虚拟存储的磁盘组成.CPU总是从Cache中获取数据。若所访问的字在Cache中,则存取它只需要20ns,将所访问的字从主存装入Cache需要60ns,而将它从磁盘装入主存则需要1200ms。假定Cache的命中率为90%,主存的命中率为60%,计算该系统访问一个字的平均存取时间。 答: 5。6 CPU执行一段时间时,cache完成存取的次数为3900次,主存完成的存取次数为100次,已知cache的存储周期为40ns,主存的存储周期为240ns。求cache/主存系统的效率和平均访问时间? 答:e=tc/ta=8/9=89% ta=40*(3900/4000)+240*(100/4000)=45ns 5。7 某处理器包含一片内Cache,容量为8K字节,且采用4路组相联结构,块的大小为4个32位字。当Cache未命中时,以分组方式从主存读取4个字到Cache,假定主存容量为16M字节。请说明: (1)Cache共分多少组? (2)写出主存的字节地址的格式,并说明地址格式中的不同字段的作用和位数; 答:(1) 128组; (2) 或者 5。8 计算机主存容量为256K字,Cache为8K字.主存与Cache之间按组相联映射,Cache的每组有4个行,每行有64个字.假设开始时Cache为空,CPU按顺序从主存地址为0,1,2,… ,8447单元执行“取“操作(不命中时
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传
相似文档                                   自信AI助手自信AI助手

当前位置:首页 > 通信科技 > 其他

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2025 宁波自信网络信息技术有限公司  版权所有

客服电话:4009-655-100  投诉/维权电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服