1、红色标记为找到了的参考答案,问答题比较全,绿色标记为个人做的,仅供参考! 第一章 计算机系统概述1. 目前的计算机中,代码形式是_。A指令以二进制形式存放,数据以十进制形式存放B指令以十进制形式存放,数据以二进制形式存放C指令和数据都以二进制形式存放 D指令和数据都以十进制形式存放2. 完整的计算机系统应包括_。A. 运算器、存储器、控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统3. 目前我们所说的个人台式商用机属于_。A.巨型机 B.中型机 C.小型机 D.微型机4. Intel80486是32位微处理器,Pentium是_位微处理器。5. 下列_属于应用软件。
2、A. 操作系统 B. 编译系统 C. 连接程序 D.文本处理6. 目前的计算机,从原理上讲_。A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放7. 计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是_。A.巴贝奇 B.冯. 诺依曼 C.帕斯卡 D.贝尔8.通常划分计算机发展时代是以()为标准 A.所用的电子器件B.运算速度 C.计算机结构 D.所有语言 9.到目前为止,计算机中所有的信息任以二进制方式表示的理由是() A.节约原件 B.运
3、算速度快 C.由物理器件的性能决定D.信息处理方便10.冯.诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是() A.指令操作码的译码结果 B.指令和数据的寻址方式 C.指令周期的不同阶段 D.指令和数据所在的存储单元 11.计算机系统层次结构通常分为微程序机器层、机器语言层、操作系统层、汇编语言机器层和高级语言机器层。层次之间的依存关系为() A.上下层都无关 B.上一层实现对下一层的功能扩展,而下一层与上一层无关 C.上一层实现对下一层的功能扩展,而下一层是实现上一层的基础 D.上一层与下一层无关,而下一层是实现上一层的基础 12.指令流通常是() A.从主存流
4、向控制器 B.从控制器流向主存 C.从控制器流向控制器 D.从主存流向主存13.以下叙述中正确的是() A.寄存器的设置对汇编语言程序是透明的B.实际应用程序的预测结果能够全面代表计算机的性能 C.系列机的基本特征是指令系统向后兼容D.软件和硬件在逻辑功能上是等价的 14.存储A._程序_并按B._地址_顺序执行,这是冯诺依曼型计算机的工作原理。15.有一台40MHz的处理器执行标准测试程序,它包含的混合指令数和响应所需的时钟周期见表1-1.求有效的CPI、MIPS速率和程序的执行时间(I为程序执行的条数)指令类型 CPI 指令混合比 算术和逻辑 1 60% 高速缓存命中的访存 2 18% 转
5、移 4 12% 高速缓存失败的访存 8 10% 16.两台计算机A和B采用不同主频的CPU,而片内逻辑电路相同。 (1)若A机的主频为8MHz,B机为12MHz,则两机的CPU时钟周期各为多少? (2)如果A机的平均指令执行速度为0.4MIPS,那么A机的平均指令执行时间是多少? (3)B机的平均指令执行速度MIPS是多少? 第二章 数据的表示和运算1. 算术右移指令执行的操作是_。A符号位填0,并顺次右移1位,最低位移至进位标志位B符号位不变,并顺次右移1位,最低位移至进位标志位C进位标志位移至符号位,顺次右移1位,最低位移至进位标志位D符号位填1,并顺次右移1位,最低位移至进位标志位2.
6、定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是_。A-215 215-1 B-215-1215-1 C-215+1215 D-2152153. 设寄存器位数为8位,机器数采用补码形式(一位符号位),对应于十进制数-27,寄存器内为_。A(27)16 B(9B)16 C(E5)16 D(5A)164. 机器数_中,零的表示形式是唯一的。A. 原码 B. 补码C. 移码 D. 反码5. 已知X -1/2成立。x1必须为1,x2x3x4至少有一个为1 x1必须为1,x2x3x4任意x1必须为0,x2x3x4至少有一个为1 x1必须为0,x2x3x4任意7. (2000)10化
7、成十六进制数是_。A(7CD)16 B。(7D0)16 C。(7E0)16 D。(7FO)168. 用32位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是_。A. 0N|1-2-32 B. 0N|1-2-31C. 0N|1-2-30 D. 0N|1-2-299. 下列数中最小的数为_。A. (101001)2 B. (52)8C. (101001)BCD D. (233)1610. 下列数中最大的数是_。A(10011001)2 B。(227)8 C。(98)16 D。(152)10 11. _表示法主要用于表示浮点数中的阶码。A. 原码 B. 补码 C. 反码 D. 移码12.
8、在小型或微型计算机里,普遍采用的字符编码是_。A. BCD码 B. 16进制 C. 格雷码 D. ASC码13. 下列有关运算器的描述中,_是正确的。A.只做算术运算,不做逻辑运算 B. 只做加法 C.能暂时存放运算结果 D. 既做算术运算,又做逻辑运算14、用1位奇偶效验能检测出1位主存错误的百分比为() A.0%B.100%C.50%D.无法计算 15.在CRC中,接收端检测出某一位数据错误后,纠正的方法是( ) A.请求重发 B.删除数据C.通过余数值自行纠正D.以上均可 16.“春”字的机内码为B4BAH,由此可以推算他在GB2312-80国家标准中所在的区号是() A.19区 B.2
9、0区C.3区 D.35区 17.在大量数据传送中常用且有效的检验法是() A.海明码 B.偶校验C.奇校验D.CRC校验 18、如果某单精度浮点数、某原码、某补码、某移码的32位机器数均为0xF0000000。这些数从大到小的顺序是()。 A. 浮原补移B. 浮移补原C. 移原补浮D. 移补原浮 19.计算机在进行浮点数的加减运算之前先进行对阶操作,若x的阶码大于y的阶码,则应将()。 A. x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术左移B. x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术右移 C. y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术左移 D. y的阶码
10、扩大至与x的阶码相同,且使y的尾数部分进行算术右移 20. 移码表示法主要用于表示浮点数的A._阶_码,以利于比较两个B._指_数的大小和进行C._对阶_操作。21. 按IEEE754标准,一个浮点数由A._数符S_、B._阶码E_、C._尾数m_三个域组成。22. 汉字的A._输入码_、B._机内码_、C._字模码_是计算机用于汉字输入、内部处理、输出三种不同用途的编码。23. 运算器的两个主要功能是:A._逻辑运算_,B._算术运算_。24.一个定点数由A._符号位_和B._数值位_两部分组成。25.已知:X=0.1011,Y=0.0101,求X/2补,X/4补X补及Y/2补,Y/4补Y补
11、以及CRC、海明码、原码1位乘法、补码一位乘法的求解解:X补 = 0.1011 X/2补 = 0.01011 X/4补 = 0.001011 X补 = 1.0101Y 补 = 1.1011 Y/2补 = 1.11011 Y/4补 = 1.111011 Y补 = 0.0101第三章 存储系统的层次结构1. 计算机的存储器系统是指_。ARAM存储器 BROM存储器 C主存储器 D主存储器和外存储器2. 常用的虚拟存储系统由_两级存储器组成。A主存辅存 B快存主存 C快存辅存 D通用寄存器主存3. 某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是_。A0 4MB B0 2MB C
12、0 2M D0 1M4. 存储器是计算机系统中的记忆设备,它主要用来_。A. 存放数据 B. 存放程序C. 存放数据和程序 D. 存放微程序5. 某计算机的字长16位,它的存储容量是64K,若按字编址,那么它的寻址范围是_。A. 064K B. 032KC. 064KB D. 032KB6. 双端口存储器所以能高速进行读写,是因为采用_。A高速芯片 B两套相互独立的读写电路 C流水技术 D新型器件7. 一个256KB的DRAM芯片,其地址线和数据线总和为A16 B18 C26 D308. EPROM是指_。A. 读写存储器 B. 只读存储器 C. 可编程的只读存储器 D. 光擦除可编程的只读存
13、储器9. 在主存和CPU之间增加cache存储器的目的是_。A. 增加内存容量 B. 提高内存可靠性C. 解决CPU和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速度10. 某单片机的系统程序,不允许用户在执行时改变,则可以选用_作为存储芯片。A. SRAM B. 闪速存储器 C. cache D.辅助存储器11.下列各类存储器中,不采用随机存取方式的是()。 A. EPROMB. CD-ROM光盘,串行存取方式C. DRAM D. SRAM12.主存储器速度的表示中,存取时间(Ta)和存取周期(Tc)的关系表述正确的是()。 A. Ta Tc B. Ta Tc或者Ta Tc ,根
14、据不同存取方式和存取对象而定 13.若某存储器存储周期为250ns,每次读出16位,则该存储器的数据传输率是()。 A. 4*106B/sB. 4MB/s C. 8*106B/sD. 8MB/s解:计算的是存储器的带宽,每个存储周期读出16 bit=2B,故而数据传输率是2B/(25010-9 s),即8106B/s。本题中8MB/s是810241024 B/s14.某一SRAM芯片,其容量为1024*8位,除电源和接地线外,该芯片的引脚的最小数目为()。 A. 21B. 22C. 23 D. 24【A】 芯片容量为10248位,说明芯片容量为1024 B,且以字节为单位存取。也就是说地址线数
15、要10位。而数据线要8 bit来传输1字节。加上片选线和读/写控制线(读控制为RD或OE),故而为10+8+1+1+1=21根线15.DRAM的刷新是以( )为单位的。 A. 存储单元B.行C.列D.存储字16.下列有关RAM和ROM的叙述中,正确的是()。 .RAM是易失性存储器,ROM是非易失型存储器 .RAM和ROM都是采用随机存取的方式进行信息访问 .RAM和ROM都可用做Cache.RAM和ROM都需要刷新 A. 仅和B. 仅和C. 仅和和D.仅和和【A】一般Cache采用高速的SRAM制作,比ROM速度快很多,因此III是错误的,用排除法即可选A。RAM需要刷新,而ROM不需要刷新
16、。17.在存储器芯片中,地址译码采用双译码方式是为了()。 A. 扩大寻址范围B. 减少存储单元数目 C. 增加存储单元数目 D. 减少存储单元选通线数目 18.下列关于闪存(Flash Memory)的叙述中,错误的是( )。 A. 信息可读可写,并且读、写速度一样 B.存储元由MOS管组成,是一种半导体存储器 C.掉电后信息不丢失,是一种非易失性存储器 D.采用随机访问方式,可替代计算机外部存储器19.某计算机存储器按字节编址,主存地址空间大小为64MB,现用4M*8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是()。 A. 22位B. 23位 C. 25位D.
17、 26位 按字节编址,64MB的主存地址空间,故而MAR的寻址范围是64M,故而是26位。而实际的主存的空间不能代表MAR的位数20.若内存地址区间为4000H43FFH,每个存储单元可存储16位二进制数,该内存区域用4片存储器芯片构成,则构成该内存所用的存储器芯片的容量是()。 A. 512*16bitB. 256*8bitC. 256*16bit D. 1024*8bit【C】 43FF-4000+1=400H,即内存区域为1K个单元,总容量为1K16。现有4片存储芯片构成,则芯片容量为25616bit21.假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中
18、访问Cache缺失(未命中)50次,则Cache的命中率是( )。 A. 5%B.9.5%C.50%D.95%【D】命中率=Cache命中的次数/所有访问次数,有了这个公式这道题就很容易计算出答案。要注意的一点是仔细审题,题中说的是缺失50次,而不是命中50次。仔细审题是做对题的第一步22. 闪速存储器能提供高性能、低功耗、高可靠性以及A._瞬间启动_能力,因此作为B._固态盘_用于便携式电脑中。23. 主存储器的性能指标主要是A._存储容量_、B._存储时间_、存储周期和存储器带宽。24.CPU能直接访问A._cache_和B._主存_,但不能直接访问磁盘和光盘。25.广泛使用的A._SRA
19、M_和B._DRAM_都是半导体随机读写存储器,前者的速度比后者快,但集成度不如后者高。它们共同的缺点是C._断电后不能保存信息_。26.什么是闪速存储器?它有哪些特点?解:闪速存储器是高密度、非易失性的读/写半导体存储器。从原理上看,它属于ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于RAM,所以传统ROM与RAM的定义和划分已失去意义。因而它是一种全新的存储器技术。闪速存储器的特点:(1)固有的非易失性,(2)廉价的高密度,(3)可直接执行,(4)固态性能。27.存储器容量为32字,字长64位,模块数m = 8,用交叉方式进行组织。存储周期T = 200ns, 数据总线宽度
20、为64位,总线传输周期 = 50ns。问该存储器的带宽是多少?解:连续读出 m=8 个字的信息量是:q = 64位8 = 512位连续读出 8 个字所需的时间是:t = T + (m 1) = 200 + 750 = 5.510-7s交叉存储器的带宽是: W = q/t = 512/(5.510-7s) 93107 位/s28. 有一个1024K32位的存储器,由128K8位的DRAM构成。问:(1)总共需要多少DRAM芯片(2)采用异步刷新,如果单元刷新间隔不超过8ms,则刷新信号周期是多少?解:(1)DRAM芯片容量为128K8位 = 128KB 存储器容量为1024K32位 = 1024
21、K4B =4096KB所需芯片数 4096KB128KB = 32片 (2)对于128K8位的DRAM片子,选择一行地址进行刷新,取刷新地址A8A0,则8ms内进行512个周期的刷新。按此周期数,5124096 = 128KB,对一行上的4096个存储元同时进行刷新。采用异步刷新方式刷新信号的周期为 8ms512 = 15.6s29.提高存储器速度可采用哪些措施,请说出至少五种措施。答:采用cache;采用高速器件;采用多体交叉存储器;采用双端口存储器;采用相联存储器;加长存储器字长。30.用16k8位的SRAM芯片构成64K16位的存储器,要求画出该存储器的组成逻辑框图。答:存储器容量为64
22、K16位,其地址线为16位(A15A0),数据线也是16位(D15D0)SRAM芯片容量为16K8位,其地址线为14位,数据线为8位,因此组成存储器时须字位同时扩展。字扩展采用2 :4译码器,以16K为一个模块,共4个模块。位扩展采用两片串接。图C1.1 31.用64K*1位的DRAM芯片构成256k*8位的存储器,假定芯片内部只有一个位平面。回大如下问题: (1)计算所需芯片数 (2)采用异步刷新方式,如每单元刷新间隔不超过2ms,则刷新信号周期是多少? (3)如采用集中刷新方式,存储器刷新一次需要用多少读/写周期? 第四章 指令系统1.用于对某个存储器中操作数的寻址方式称为_寻址。A. 直
23、接 B. 间接C. 寄存器直接 D. 寄存器间接2.程序控制类指令的功能_。A. 进行算术运算和逻辑运算B. 进行主存和CPU之间的数据传送C. 进行CPU和I/O设备之间的数据传送D. 改变程序执行的顺序3. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用_。A堆栈寻址方式 B立即寻址方式 C隐含寻址方式 D间接寻址方式4.指令系统中采用不同寻址方式的目的是()。 A. 提供扩展操作码的可能并降低指令译码难度 B. 可缩短指令字长,扩大寻址空间,提高编程的灵活性 C. 实现程序控制 D. 三者都正确5.某机器指令字长为16位,主存按字节编址,取指令时,每取
24、一个字节PC自动加1。当前指令地址为2000H,指令内容为相对寻址的无条件转移指令,指令中的形式地址为40H。那么取指令后及指令执行后PC内容为()。 A. 2000H,2042HB. 2002H,2040HC. 2002H,2042HD. 2000H,2040H6. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为_。A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址7.下列关于说法中,错误的是()。 A. 普遍采用微程序控制器B. 大多数指令在一个时钟周期内完成 C. 的内部通用寄存器数量相对多 D. 的指令数、寻址方式和指令合适种类相对于少 8.假设寄存器R中的数值为
25、200,主存地址为200和300的地址单元中存放的内容分别为300和400,则()方式下访问到的操作数为200。 A. 直接寻址200B. 寄存器间接寻址(R)C. 存储器间接寻址(200)D. 寄存器寻址R9.指令格式是指令用A._二进制代码_表示的结构形式,通常格式中由操作码字段和B._地址码_字段组成。10.条件转移、无条件转移、转子程序、返主程序、中断返回指令都属于A._程序控制_类指令,11.这类指令在指令格式中所表示的地址不是B._操作数_的地址,而是C._下一条指令_的地址。RISC机器一定是A._流水_CPU,但后者不一定是RISC机器,奔腾机属于B._CISC_机器。12.
26、堆栈是一种特殊的A._数据_寻址方式,它采用B._先进后出_原理。按构造不同,分为寄存器堆栈和C._存储器_堆栈。13.若机器字长36位,采用三地址格式访存指令,共完成54种操作,操作数可在1K地址范围内寻找,画出该机器的指令格式。答:操作码需用6位,操作数地址码需用10位。格式如下 6 10 10 10OPD1 D2 D3OP:操作码6位D1 :第一操作数地址,10位D2 :第二操作数地址,10位D3 :第三操作数地址,10位14.用16k8位的SRAM芯片构成64K16位的存储器,要求画出该存储器的组成逻辑框图。答:存储器容量为64K16位,其地址线为16位(A15A0),数据线也是16位
27、(D15D0)SRAM芯片容量为16K8位,其地址线为14位,数据线为8位,因此组成存储器时须字位同时扩展。字扩展采用2 :4译码器,以16K为一个模块,共4个模块。位扩展采用两片串接。图C1.1 15.指令格式结构如下所示,试分析指令格式特点。15 12 11 9 8 6 5 3 2 0 OP 寻址方式 寄存器 寻址方式 寄存器 源地址 目标地址答:(1)OP字段指定16种操作 (2)单字长二地址指令 (3)每个操作数可以指定8种寻址方式 (4)操作数可以是RR型、RS型、SS型16.若机器字长36位,采用三地址格式访存指令,共完成54种操作,操作数可在1K地址范围内寻找,画出该机器的指令格
28、式。答:操作码需用6位,操作数地址码需用10位。格式如下 6 10 10 10OPD1 D2 D3OP:操作码6位D1 :第一操作数地址,10位D2 :第二操作数地址,10位D3 :第三操作数地址,10位第五章 中央处理器1.为了便于实现多级中断,保存现场信息最有效的方式是采用_。A. 通用寄存器 B. 堆栈C. 存储器 D. 外存2. 描述流水CPU基本概念中,正确表述的句子是_。 A. 流水CPU是以空间并行性为原理构造的处理器 B. 流水CPU一定是RISC机器 C. 流水CPU一定是多媒体CPUD. 流水CPU是一种非常经济而实用的时间并行技术3. 由于CPU内部的操作速度较快,而CP
29、U访问一次主存所花的时间较长,因此机器周期通常用_来规定。A主存中读取一个指令字的最短时间 B主存中读取一个数据字的最长时间C主存中写入一个数据字的平均时间 D主存中取一个数据字的平均时间4. 微程序控制器中,机器指令与微指令的关系是_。A每一条机器指令由一般微指令编成的微程序来解释执行B每一条机器指令由一条微指令来执行C一段机器指令组成的程序可由一条微指令来执行D一条微指令由若干条机器指令组成5. 指令周期是指_。ACPU从主存取出一条指令的时间 BCPU执行一条指令的时间 CCPU从主存取出一条指令加上执行这条指令的时间 D时钟周期时间6. 中断向量地址是_。A子程序入口地址 B中断服务例
30、行程序入口地址C中断服务例行程序入口地址的指示器 D中断返回地址7. CPU主要包括_。A.控制器 B.控制器、 运算器、cache C.运算器和主存 D.控制器、ALU和主存1. 下列寄存器中,汇编语言程序员可见的是() A.存储器地址寄存器(MAR)B.程序计数器(PC)C.存储区数据寄存器(MDR)D.指令寄存器(IR)5. 在一条无条件跳转指令的指令周期内,PC的值被修改()次 A.1B.2C.3D.无法确定 7.以下关于计算机系统中的概念,正确的是()。 .CPU中不包含地址译码器 .CPU中程序计数器中存放的是操作数地址 .CPU中决定指令执行顺序的是程序计数器.在CPU中状态寄存
31、器对用户是完全透明的A. 、B. 、 C. 、 D. 、 8.计算机工作的最小时间周期是()。 A. 时钟周期B. 指令周期 C. CPU周期D. 工作脉冲9.由于CPU内部操作速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由()来确定。 A.指令周期B.存取周期 C.间址周期D.中断周期10. 计算机的执行速度与()有关。 A.主频B.主频、平均机器周期 C.主频、平均机器周期和平均指令周期D.都不对11.硬布线控制器与微程序控制器相比()。 A. 硬布线控制器的时序系统比较简单 B. 微程序控制器的时序系统比较简单 C. 两者的时序系统复杂程度相同 D. 可能是硬布线控制器的
32、时序系统比较简单,也可能是微程序控制器的时序系统比较简单 12. 微程序控制器中,控制部件向执行部件发出的某个控制信号称( ) A微程序 B微指令 C微操作 D微命令13.下列描述流水CPU基本概念正确的句子是()。 A. 流水CPU是以空间并行性为原理构造的处理器 B. 流水CPU一定是RISC机器 C. 流水CPU一定是多媒体CPUD. 流水CPU是一种非常经济而实用的时间并行技术14.某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是()。 A90nsB.80nsC.70
33、nsD.60ns15.说明指令周期、机器周期、时钟周期之间的关系。答:指令周期是指取出并执行一条指令的时间,指令周期常常用若干个CPU周期数来表示;CPU周期也称为机器周期;而一个CPU周期又包含若干个时钟周期(也称节拍脉冲或T周期)。16.CPU结构如图所示,其中一个累加寄存器AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1) 标明图中四个寄存器的名称。(2) 简述指令从主存取到控制器的数据通路。(3) 数据在运算器和主存之间进行存/取访问的数据通路。答:(1)a为数据缓冲寄存器DR,b为指令寄存器IR,c为主存地址寄存器AR,d为程序计数器
34、PC;(2)PCAR主存 缓冲寄存器DR 指令寄存器IR 操作控制器(3)存储器读:M DR ALU AC 存储器写:AC DR M17.举出三种中断向量产生的方法。答:(1)由编码电路直接产生;(2)由硬件产生一个“偏移量”再加上CPU某寄存器里存放的基地址;(3)向量地址转移法:由优先级编码电路产生对应的固定地址码,其地址中存放的是转移指令通过转移指令可以转入设备各自的中断服务程序入口。18.用时空图法证明流水CPU比非流水CPU具有更高的吞吐率。解: S1 S2 S3 S4WBEXIDIF 入 (a)指令周期流程图C4.1时空图法:假设指令周期包含四个子过程:取指令(IF)、指令译码(I
35、D)、 执行运算(EX)、结果写回(WB),每个子过程称为过程段(Si),这样,一个流水线由一系列串连的过程段组成。在统一时钟信号控制下,数据从一个过程段流向相邻的过程段。 图C4.1(b)表示非流水CPU的时空图。由于上一条指令的四个子过程全部执行完毕后才能开始下一条指令,因此每隔4个单位时间才有一个输出结果,即一条指令执行结束。 图C4.1(c)表示流水CPU的时空图。由于上一条指令与下一条指令的四个过程在时间上可以重叠执行,因此,当流水线满载时,每一个单位时间就可以输出一个结果,即执行一条指令。 比较后发现:流水CPU在八个单位时间中执行了5条指令,而非流水CPU仅执行2条指令,因此流水
36、CPU具有更强大的数据吞吐能力。19.指令和数据均存放在内存中,CPU如何从时间和空间上区分它们是指令还是数据?答:从时间上讲,取指令时间发生在“取指周期”,取数据事件发生在“执行周期”。从空间上讲,从内存读出指令流流向控制器(指令寄存器),从内存读出数据流流向运算器(通用寄存器)。20.CPU响应中断应具备哪些条件?解:(1)在CPU内部设置的中断屏蔽触发器必须是开放的。(2)外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(3)外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至CPU。(4)当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响
37、应中断。答:四条件:(1)有中断请求INTR;(2)CPU允许中断(IF=1);(3)无DMA请求DMAR;(4)一条指令执行结束。第六章 总线1. 同步控制是_。A只适用于CPU控制的方式 B只适用于外围设备控制的方式C由统一时序信号控制的方式 D所有指令控制时间都相同的方式 2. 异步控制常用于_作为其主要控制方式。A在单总线结构计算机中访问主存与外围设备时 B微型机的CPU控制中C组合逻辑控制的CPU中 D微程序控制器中3. 从信息流的传送效率来看,_工作效率最低。A三总线系统吞吐量最强 B单总线系统 C双总线系统 D多总线系统4. 系统总线中地址线的功能是_。A. 用于选择主存单元地址
38、 B. 用于选择进行信息传输的设备C. 用于选择外存地址 D. 用于指定主存和I/O设备接口电路的地址5. 多总线结构的计算机系统采用_方法,对提高系统的吞吐率最有效。A多口存储器 B提高主存的速度 C交叉编址多模存储器 D高速缓冲存储器6.在总线上,同一时刻()。 A. 只能有一个主设备控制总线传输操作 B. 只能有一个从设备控制总线传输操作 C. 只能有一个主设备和一个从设备控制总线传输操作 D. 可能有多个主设备控制总线传输操作 7.系统总线是用来连接()。 A.寄存器和运算器部件B. 运算器和控制器部件C.CPU、主存和外部设备D.接口和外部设备 8.在某计算机系统中,各个主设备得到总
39、线使用权的机会基本相等,则该系统采用的总线判优控制方式可能是()。 .链路查询方式.计数器定时查询方式.独立请求方式 A. 只能,其余都不可能B. 和都有可能,不可能 C. 只能,其余都不可能D. 、都有可能 9.下列选项中的英文缩写均为总线标准的是()A. PCI、CRT、USB、EISA B. ISA、CPI、VESA、EISA C. ISA、SCSI、RAM、MIPS D. ISA、EISA、PCI、PCI-Express10.下列总线标准中是串行总线的是() A.PCIB.USBC.EISAD.ISA11.下列不属于计算机局部总线的是()。 A. VESAB. PCIC. AGPD. ISA系统总线12.下列关于USB总线特征的描述中,错误的是()A. 可实现外设的即插即用和热插拔 B. 可通过级联方式连接多级外设 C. 是一种通信总线,可连接不同外设 D. 同时可传输2位数据,数据传输率高 13. 为了解决多个A._主设备_同时竞争总线B._控制权