收藏 分销(赏)

基于VHDL的分频电路.ppt

上传人:xrp****65 文档编号:13187628 上传时间:2026-02-01 格式:PPT 页数:5 大小:149.50KB 下载积分:10 金币
下载 相关 举报
基于VHDL的分频电路.ppt_第1页
第1页 / 共5页
基于VHDL的分频电路.ppt_第2页
第2页 / 共5页


点击查看更多>>
资源描述
单击此处编辑母版标题样式,*,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,基于,VHDL,的分频电路,分频电路介绍,CPLD/FPGA,与单片机相比,一个明显得优势就在于它的高速性。但很多外围器件的驱动都需要低频的时钟(若时钟频率太高,则键盘扫描就会出错,七段数码管会闪烁和不稳定就是最好的例子),所以经常需要用到分频电路。常见的分频电路为偶数倍分频和奇数倍分频两种。下面对,8,分倍分频电路用,VHDL,做简单介绍。,方案设计,如果系统有一个,200KHz,的时钟,系统要求将其分为,100KHz,,,50KHz,,,25KHz,,并且在这,4,个频率时钟中选择一个作为输出。下面给出两种设计方案:,1.,设计一个,2,分频电路、一个,4,分频电路、一个,8,分频电路,直接从,200KHz,分频到所需要的几个频率的时钟信号(如图,1,所示)。,2.,只设计一个,2,分频电路,用,3,个,2,分频电路级联的方式,从,200KHz,逐级分出所需要的时钟信号(如图,2,所示)。,图,1,图,2,下面用,VHDL,设计一个,2,分频电路:,library ieee;,use ieee.std_logic_1164.all;,entity FreDevider is,port,(clock:in std_logic;,clockout:out std_logic,);,end;/,元件端口,architecture behavior of FreDevider is /,元件行为描述,signal clk:std_logic;,begin,process(clock),begin,if rising_edge(clock)then,clk=not clk;,end if;,end process;,clockout=clk;,end;,library ieee;,use ieee.std_logic_1164.all;,entity fredevider2 is,port(,clock:in std_logic;,clockout:out std_logic,);,end;,architecture dcider of fredevider2 is,constant N:integer:=3;,signal counter:integer range 0 to N;,signal clk:std_logic;,begin,process(clock),begin,if rising_edge(clock)then,if counter=N then,counter=0;,clk=not clk;,else,counter=counter+1;,end if;,end if;,end process;,clockout=clk;,end;,
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服