收藏 分销(赏)

集成运算放大器指标测试.ppt

上传人:a199****6536 文档编号:13161299 上传时间:2026-01-27 格式:PPT 页数:21 大小:319.04KB 下载积分:8 金币
下载 相关 举报
集成运算放大器指标测试.ppt_第1页
第1页 / 共21页
集成运算放大器指标测试.ppt_第2页
第2页 / 共21页


点击查看更多>>
资源描述
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,*,集成运算放大器指标测试,一、实验目的,1、掌握运算放大器主要指标的测试方法。,2、通过对运算放大器A741指标的测试,了解集成运算放大器组件的主要参数的定义和表示方法。,二、实验原理,集成运算放大器是一种线性集成电路,和其它半导体器件一样,它是用一些性能指标来衡量其质量的优劣。为了正确使用集成运放,就必须了解它的主要参数指标。集成运放组件的各项指标通常是由专用仪器进行测试的,这里介绍的是一种简易测试方法。,1 A741主要指标测试,本实验采用的集成运放型号为A741(或F007),引脚排列如图1所示,它是八脚双列直插式组件,脚和脚为反相和同相输入端,脚为输出端,脚和脚为正,、负电源端,脚和脚为失调调零端,脚之间可接入一只几十K的电位器并将滑动触头接到负电源端。脚为空脚。,1)输入失调电压U,0S,图1,U,0S,、I,0S,测试电路,理想运放组件,当输入信号为零时,其输出也为零。但是即使是最优质的集成组件,由于运放内部差动输入级参数的不完全对称,输出电压往往不为零。这种零输入时输出不为零的现象称为集成运放的失调。,输入失调电压U,0S,是指输入信号为零时,输出端出现的电压折算到同相输入端的数值。,Aud的测试方法很多,现采用交、直流同时闭环的测试方法,如图2所示。,为消除运放的自激,常采用如下措施。,集成运放组件的各项指标通常是由专用仪器进行测试的,这里介绍的是一种简易测试方法。,b、要求电阻R1和R2,R3和RF的参数严格对称。,图2 Aud测试电路,实验电路如图 72,打开开关 K1、K2,用直流电压表测量 U02,并计算I0S。,它定义为开环输出电压U0与两个差分输入端之间所加信号电压Uid 之比,按图74连接实验电路,运放输入端加 f100Hz,UiC12V正弦信号,监视输出波形。,组件正常,接线有错误。,理想运放组件,当输入信号为零时,其输出也为零。,失调电压测试电路如图1所示。闭合开关K,1,及K,2,,使电阻RB短接,测量此时的输出电压U,01,即为输出失调电压,则输入失调电压为:,实际测出的U,01,可能为正,也可能为负,,一般在,1,5mV,,对于高质量的运放U,0S,在1mV以下。,测试中应注意:,a、将运放调零端开路。,b、要求电阻R,1,和R,2,,R,3,和R,F,的参数严格对称。,2)输入失调电流I,0S,输入失调电流I,0S,是指当输入信号为零时,运放的两个输入端的基极偏置电流之差,,输入失调电流的大小反映了运放内部差动输入级两个晶体管的失配度,由于I,B1,,I,B2,本身的数值已很小(微安级),因此它们的差值通常不是直接测量的,测试电路如图2所示,测试分两步进行。,a、闭合开关K,1,及K,2,,在低输入电阻下,测出输出电压U,01,,如前所述,这是由输入失调电压U,0S,所引起的输出电压。,b、断开K,1,及K,2,,两个输入电阻R,B,接入,由于R,B,阻值较大,流经它们的输入电流的差异,将变成输入电压的差异,因此,也会影响输出电压的大小,可见测出两个电阻R,B,接入时的输出电压U,02,,若从中扣除输入失调电压U,0S,的影响,则输入失调电流I,0S,为,一般,I0S 约为几十,几百,nA(10-9A),,高质量运放,IOS,低于,1nA,。,测试中应注意:,a、将运放调零端开路。,b、两输入端电阻RB必须精确配对。,3)开环差模放大倍数A,ud,集成运放在没有外部反馈时的直流差模放大倍数称为开环差模电压放大倍数,用Aud 表示。它定义为开环输出电压U0与两个差分输入端之间所加信号电压Uid 之比,按定义Aud 应是信号频率为零时的直流放大倍数,但为了测试方便,通常采用低频(几十赫芝以下)正弦交流信号进行测量。由于集成运放的开环电压放大倍数很高,难以直接进行测量,故一般采用闭环测量方法。Aud的测试方法很多,现采用交、直流同时闭环的测试方法,如图2所示。,图2 Aud测试电路,被测运放一方面通过R,F,、R,1,、R,2,完成直流闭环,以抑制输出电压漂移,另一方面通过RF和RS实现交流闭环,外加信号u,S,经R,1,、R,2,分压,使u,id,足够小,以保证运放工作在线性区,同相输入端电阻R,3,应与反相输入端电阻R,2,相匹配,以减小输入偏置电流的影响,电容C 为隔直电容。,被测运放的开环电压放大倍数为:,通常低增益运放Aud约为6070db,中增益运放约为80db,高增益在100db以上,可达120140db。,测试中应注意:,a、测试前电路应首先消振及调零。,b、被测运放要工作在线性区。,c、输入信号频率应较低,一般用50100HZ,输出信号幅度应较小,且无明显失真。,4)共模抑制比CMRR,集成运放的差模电压放大倍数Ad与共模电压放大倍数AC之比称为共模抑制比,共模抑制比在应用中是一个很重要的参数,理想运放对输入的共模信号其输出为零,但在实际的集成运放中,其输出不可能没有共模信号的成分,输出端共模信号愈小,说明电路对称性愈好,也就是说运放对共模干扰信号的抑制能力愈强,即CMRR愈大。CMRR的测试电路如图3所示。,集成运放工作在闭环状态下的差模电压放大倍数为,当接入共模输入信号U,ic,时,测得U,0C,,则共模电压放大倍数为,得共模抑制比,Aud的测试方法很多,现采用交、直流同时闭环的测试方法,如图2所示。,一个集成运放自激时,表现为即使输入信号为零,亦会有输出,使各种运算功能无法实现,严重时还会损坏器件。,c、输入信号频率应较低,一般用50100HZ,输出信号幅度应较小,且无明显失真。,为此可将电源断开后,再重新接通,如能恢复正常,则属于这种情况。,失调电压测试电路如图1所示。,a、将运放调零端开路。,集成运算放大器是一种线性集成电路,和其它半导体器件一样,它是用一些性能指标来衡量其质量的优劣。,1 A741主要指标测试,2)输入失调电流I0S,集成运放所能承受的最大共模电压称为共模输入电压范围,超出这个范围,运放的CMRR会大大下降,输出波形产生失真,有些运放还会出现“自锁”现象以及永久性的损坏。,理想运放组件,当输入信号为零时,其输出也为零。,按图1连接实验电路,闭合开关K1、K2,用直流电压表测量输出端电压U01,并计算U0S。,集成运算放大器是一种线性集成电路,和其它半导体器件一样,它是用一些性能指标来衡量其质量的优劣。,5)共模输入电压范围Uicm,为消除运放的自激,常采用如下措施。,5)共模输入电压范围Uicm,图5 UOPP测试电路,被测运放一方面通过RF、R1、R2完成直流闭环,以抑制输出电压漂移,另一方面通过RF和RS实现交流闭环,外加信号uS经R1、R2分压,使uid 足够小,以保证运放工作在线性区,同相输入端电阻R3应与反相输入端电阻R2相匹配,以减小输入偏置电流的影响,电容C 为隔直电容。,图3 CMRR测试电路,测试中应注意:,a、消振与调零,b、R,1,与R,2,、R,3,与R,F,之间阻值严格对称,c、输入信号U,ic,幅度必须小于集成运放的最大共模输入电压范围 U,icm,5)共模输入电压范围U,icm,图,4,Uicm测试电路,集成运放所能承受的最大共模电压称为共模输入电压范围,超出这个范围,运放的CMRR会大大下降,输出波形产生失真,有些运放还会出现“自锁”现象以及永久性的损坏。,U,icm,的测试电路如图4所示,被测运放接成电压跟随器形式,输出端接示波器,观察最大不失真输出波形,从而确定U,icm,值。,6)输出电压最大动态范围U,OPP,图5 U,OPP,测试电路,集成运放的动态范围与电源电压、外接负载及信号源频率有关。测试电路如图5所示。变u,S,幅度,观察u,0,削顶失真开始时刻,从而确定u,0,的不失真范围,这就是运放在某一定电源电压下可能输出的电压峰峰值U,OPP,。,2、集成运放在使用时应考虑的一些问题:,1)输入信号选用交、直流量均可,但在选取信号的频率和幅度时,应考虑运放的频响特性和输出幅度的限制。,2)调零。,为提高运算精度,在运算前,应首先对直流输出电位进行调零,即保证输入为零时,输出也为零。当运放有外接调零端子时,可按组件要求接入调零电位器R,W,,调零时,将输入端接地,调零端接入电位器R,W,,用直流电压表测量输出电压U,0,,细心调节R,W,,使U,0,为零(即失调电压为零)。如运放没有调零端子,若要调零,可按图6所示电路进行调零。,图6 调零电路,一个运放如不能调零,大致有如下原因:,组件正常,接线有错误。,组件正常,但负反馈不够强(R,F,R,1,太大),为此可将R,F,短路,观察是否能调零。,组件正常,但由于它所允许的共模输入电压太低,可能出现自锁现象,因而不能调零。为此可将电源断开后,再重新接通,如能恢复正常,则属于这种情况。,组件正常,但电路有自激现象,应进行消振。,组件内部损坏,应更换好的集成块。,3)消振。,一个集成运放自激时,表现为即使输入信号为零,亦会有输出,使各种运算功能无法实现,严重时还会损坏器件。在实验中,可用示波器监视输出波形。为消除运放的自激,常采用如下措施。,若运放有相位补偿端子,可利用外接R,C,补偿电路,产品手册中有补偿电路及元件参数提供。,电路布线、元、器件布局应尽量减少分布电容。,在正、负电源进线与地之间接上几十F的电解电容和0.010.1F 的陶瓷电容相并联以减小电源引线的影响。,三,、实验内容,实验前看清运放管脚排列及电源电压极性及数值,切忌正、负电源接反。,1、测量输入失调电压U,0S,按图1连接实验电路,闭合开关K1、K2,用直流电压表测量输出端电压U,01,,并计算U,0S,。记入表1。,2.测量输入失调电流I,0S,实验电路如图 72,打开开关 K1、K2,用直流电压表测量 U02,并计算I,0S,。记入表1。,U,OS,(mV),I,OS,(nA),A,ud,(db),CMRR(db),实测值,典型值,实测值,典型值,实测值,典型值,实测值,典型值,210,50100,100106,8086,3、测量开环差模电压放大倍数Aud,按图2连接实验电路,运放输入端加频率100Hz,大小约3050mV正弦信号,用示波器监视输出波形。用交流毫伏表测量U,0,和U,i,,并计算A,ud,。记入表1。,4、测量共模抑制比CMRR,按图74连接实验电路,运放输入端加 f100Hz,U,iC,12V正弦信号,监视输出波形。测量U,0C,和U,iC,,计算AC及CMRR。记入表1。,5、测量共模输入电压范围Uicm及输出电压最大动态范围U,OPP,。,四,、实验总结,1、将所测得的数据与典型值进行比较。,2、对实验结果及实验中碰到的问题进行分析、讨论。,
展开阅读全文

开通  VIP会员、SVIP会员  优惠大
下载10份以上建议开通VIP会员
下载20份以上建议开通SVIP会员


开通VIP      成为共赢上传

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        抽奖活动

©2010-2026 宁波自信网络信息技术有限公司  版权所有

客服电话:0574-28810668  投诉电话:18658249818

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :微信公众号    抖音    微博    LOFTER 

客服