收藏 分销(赏)

北理工-计算机组成原理-总复习.ppt

上传人:精*** 文档编号:1280741 上传时间:2024-04-20 格式:PPT 页数:67 大小:1.23MB
下载 相关 举报
北理工-计算机组成原理-总复习.ppt_第1页
第1页 / 共67页
北理工-计算机组成原理-总复习.ppt_第2页
第2页 / 共67页
北理工-计算机组成原理-总复习.ppt_第3页
第3页 / 共67页
北理工-计算机组成原理-总复习.ppt_第4页
第4页 / 共67页
北理工-计算机组成原理-总复习.ppt_第5页
第5页 / 共67页
点击查看更多>>
资源描述

1、北京理工大学计算机学院北京理工大学计算机学院考前复习重点章节为:考前复习重点章节为:第第2、3、4、5、6、9章章非重点章节为:非重点章节为:第第1、7、8章章总复习总复习北京理工大学计算机学院北京理工大学计算机学院总复习总复习考试题型:考试题型:1.填空题(每空填空题(每空1分)分)15%2.选择填空题(单选,每题选择填空题(单选,每题1分)分)15%3.判断题(每题判断题(每题1分)分)10%4.计算题计算题 5.分析题分析题 6.设计题设计题 7.问答题问答题 10%50%北京理工大学计算机学院北京理工大学计算机学院总复习总复习前前3类题及第类题及第7类请注意看书上的有关概念。类请注意看

2、书上的有关概念。第第4、5、6类题请注意平时的作业。如:类题请注意平时的作业。如:定点、浮点数的表示范围定点、浮点数的表示范围指令的寻址方式(有效地址的计算)指令的寻址方式(有效地址的计算)定点加、减、乘、除运算定点加、减、乘、除运算字节编址存储器的数据存放方法字节编址存储器的数据存放方法由若干存储芯片构成存储器由若干存储芯片构成存储器微指令操作控制字段的安排微指令操作控制字段的安排常见磁记录方式常见磁记录方式中断升级中断升级北京理工大学计算机学院北京理工大学计算机学院总复习总复习第第1章章存储程序概念存储程序概念 CPU主机主机总线总线计算机系统计算机系统北京理工大学计算机学院北京理工大学计

3、算机学院总复习总复习第第2章章无符号数无符号数带符号数带符号数 真值、机器数真值、机器数原码、补码、反码表示原码、补码、反码表示三种机器数对于真值三种机器数对于真值0的表示方法的表示方法三种机器数的比较三种机器数的比较北京理工大学计算机学院北京理工大学计算机学院总复习总复习定点小数表示范围(原码、补码)定点小数表示范围(原码、补码)定点整数表示范围(原码、补码)定点整数表示范围(原码、补码)浮点数表示范围浮点数表示范围规格化的浮点数规格化的浮点数阶码的移码表示阶码的移码表示北京理工大学计算机学院北京理工大学计算机学院总复习总复习ASCII码码汉字国标码汉字国标码汉字区位码汉字区位码汉字机内码汉

4、字机内码国标码、区位码与机内码之间的转国标码、区位码与机内码之间的转换换汉字字形码汉字字形码北京理工大学计算机学院北京理工大学计算机学院总复习总复习8421码、码、2421码、余码、余3码码奇偶校验码奇偶校验码奇偶校验位奇偶校验位北京理工大学计算机学院北京理工大学计算机学院总复习总复习 真值与三种机器数间的对照真值与三种机器数间的对照100010001000100010001000-8-8-8-8-8-8100010001000100010001000-0-0-0-0-0-0北京理工大学计算机学院北京理工大学计算机学院 原码定点小数表示范围为:原码定点小数表示范围为:-(1-2-n)(1-2-

5、n)补码定点小数表示范围为:补码定点小数表示范围为:-1(1-2-n)若机器字长有若机器字长有8位,则:位,则:原码定点小数表示范围为:原码定点小数表示范围为:-(1-2-7)(1-2-7)补码定点小数表示范围为:补码定点小数表示范围为:-1(1-2-7)总复习总复习北京理工大学计算机学院北京理工大学计算机学院 原码定点整数的表示范围为:原码定点整数的表示范围为:-(2n-1)(2n-1)补码定点整数的表示范围为:补码定点整数的表示范围为:-2n(2n-1)若机器字长有若机器字长有8位,则:位,则:原码定点整数表示范围为:原码定点整数表示范围为:-127127补码定点整数表示范围为:补码定点整

6、数表示范围为:-128127总复习总复习北京理工大学计算机学院北京理工大学计算机学院总复习总复习 浮浮点点数数设设阶阶码码和和尾尾数数均均用用补补码码表表示示,阶阶码码共共k+1位位(含含一一位位阶阶符符),尾数共尾数共n+1位(含一位尾符)。位(含一位尾符)。北京理工大学计算机学院北京理工大学计算机学院 实用浮点数实用浮点数IEEE754标准(单精标准(单精度)度)格式格式偏置值偏置值特点特点转换转换总复习总复习北京理工大学计算机学院北京理工大学计算机学院总复习总复习第第3章章非规整型指令非规整型指令的操作码的操作码(扩展操作(扩展操作码)码)编址方式编址方式 字编址、字节编址字编址、字节编

7、址指令中地址码的位数指令中地址码的位数 主存容量、最小寻址单位主存容量、最小寻址单位数据寻址和指令寻址数据寻址和指令寻址北京理工大学计算机学院北京理工大学计算机学院总复习总复习常见寻址方式常见寻址方式 立即寻址、直接寻址、间接寻立即寻址、直接寻址、间接寻址、相对寻址、变址寻址、页面寻址、相对寻址、变址寻址、页面寻址址有效地址有效地址EA的计算的计算 直接寻址、间接寻址、变址寻直接寻址、间接寻址、变址寻址、页面寻址址、页面寻址北京理工大学计算机学院北京理工大学计算机学院总复习总复习存储器堆栈操作存储器堆栈操作 进栈、出栈时栈指针的修改和进栈、出栈时栈指针的修改和数据的压入和弹出数据的压入和弹出程

8、序控制类指令程序控制类指令 转移、转子、返回指令的区别转移、转子、返回指令的区别输入输入/输出类指令输出类指令 独立编址独立编址I/O、统一编址、统一编址I/O北京理工大学计算机学院北京理工大学计算机学院总复习总复习CISCRISC北京理工大学计算机学院北京理工大学计算机学院总复习总复习指令中地址码的位数指令中地址码的位数 指令格式中每个地址码的位数是与指令格式中每个地址码的位数是与主存容量和最小寻址单位(即编址单位)主存容量和最小寻址单位(即编址单位)有关联的。主存容量越大,所需的地址有关联的。主存容量越大,所需的地址码位数就越长。对于相同容量来说,如码位数就越长。对于相同容量来说,如果以字

9、节为最小寻址单位,地址码的位果以字节为最小寻址单位,地址码的位数就需要长些;如果以字为最小寻址单数就需要长些;如果以字为最小寻址单位(假定字长为位(假定字长为16位或更长),地址码位或更长),地址码的位数可以减少。的位数可以减少。北京理工大学计算机学院北京理工大学计算机学院总复习总复习 假设主存容量为假设主存容量为32MB,机器字长,机器字长64位。若最小寻址单位为字节(按字节位。若最小寻址单位为字节(按字节编址),其地址码应为编址),其地址码应为25位;若最小寻位;若最小寻址单位为字(按字编址),其地址码只址单位为字(按字编址),其地址码只需需22位。位。北京理工大学计算机学院北京理工大学计

10、算机学院总复习总复习 数据寻址和指令寻址的区别。数据寻址和指令寻址的区别。数据寻址,指的是寻找操作数的地数据寻址,指的是寻找操作数的地址,其最终目的是寻找所需要的操作数。址,其最终目的是寻找所需要的操作数。寻址方式是根据指令中给出的地址寻址方式是根据指令中给出的地址码字段寻找真实操作数地址的方式。码字段寻找真实操作数地址的方式。指令中的形式地址指令中的形式地址A有效地有效地址址EA寻址方式寻址方式北京理工大学计算机学院北京理工大学计算机学院总复习总复习常见的数据寻址方式常见的数据寻址方式立即寻址立即寻址寄存器寻址寄存器寻址直接寻址直接寻址寄存器间接寻址寄存器间接寻址间接寻址间接寻址变址寻址变址

11、寻址相对寻址相对寻址页面寻址页面寻址北京理工大学计算机学院北京理工大学计算机学院总复习总复习 自底向上生成的存储器堆栈的堆栈自底向上生成的存储器堆栈的堆栈操作。操作。进栈时,进栈时,SP的内容需要先自动减的内容需要先自动减1,然后再将数据压入堆栈。,然后再将数据压入堆栈。出栈时,需要先将堆栈中的数据弹出栈时,需要先将堆栈中的数据弹出,然后出,然后SP的内容再自动加的内容再自动加1。北京理工大学计算机学院北京理工大学计算机学院总复习总复习第第4章章补码加补码加/减法运算减法运算溢出检测方法溢出检测方法 一位符号位,进位位,双符号位补码一位符号位,进位位,双符号位补码补码的移位运算补码的移位运算北

12、京理工大学计算机学院北京理工大学计算机学院总复习总复习加法器加法器 串行加法器与并行加法器串行加法器与并行加法器进位的产生和传递进位的产生和传递并行加法器快速进位并行加法器快速进位补码一位乘法补码一位乘法补码加减交替除法补码加减交替除法浮点加减乘除算法浮点加减乘除算法逻辑运算逻辑运算北京理工大学计算机学院北京理工大学计算机学院总复习总复习进位的产生和传递进位的产生和传递 影影响响并并行行加加法法器器速速度度的的关关键键因因素素是是进位信号产生和传递的时间。进位信号产生和传递的时间。进位产生函数和进位传递函数进位产生函数和进位传递函数进位的传递方式有:进位的传递方式有:串行进位方式串行进位方式

13、并行进位方式并行进位方式 分组并行进位方式(单级先行进位分组并行进位方式(单级先行进位方式和多级先行进位方式)方式和多级先行进位方式)北京理工大学计算机学院北京理工大学计算机学院总复习总复习 乘乘除除法法运运算算需需要要的的3个个寄寄存存器器,各各寄存器的作用(初始内容和最终结果)。寄存器的作用(初始内容和最终结果)。定定点点补补码码一一位位乘乘法法(Booth乘乘法法)和和定点定点补码不恢复余数除法补码不恢复余数除法的运算过程。的运算过程。浮点加、减、乘、除浮点加、减、乘、除算法。算法。逻逻辑辑运运算算是是按按位位进进行行的的,位位与与位位之之间没有进位间没有进位/借位的关系。借位的关系。北

14、京理工大学计算机学院北京理工大学计算机学院总复习总复习第第5章章主存储器的基本结构主存储器的基本结构主存储器的存储单元主存储器的存储单元 位,存储字,存储单元,存储位,存储字,存储单元,存储体体主存储器的主要技术指标主存储器的主要技术指标 存取时间存取时间Ta,存取周期,存取周期Tm数据在主数据在主存存中的存放中的存放 边界对齐存放边界对齐存放北京理工大学计算机学院北京理工大学计算机学院总复习总复习RAM记忆单元电路记忆单元电路动态动态RAM的刷新的刷新 集中、分散、异步刷新方式的区集中、分散、异步刷新方式的区别别半导体只读存储器半导体只读存储器 ROM的类型的类型北京理工大学计算机学院北京理

15、工大学计算机学院总复习总复习主存容量的扩展主存容量的扩展 字扩展,位扩展,同时扩展字扩展,位扩展,同时扩展存储芯片的地址分配和片选存储芯片的地址分配和片选主存储器和主存储器和CPU的连接的连接 硬连接,软连接硬连接,软连接北京理工大学计算机学院北京理工大学计算机学院总复习总复习边界对齐的数据存放方法边界对齐的数据存放方法 双字地址的最末三个二进制位必须为双字地址的最末三个二进制位必须为000,单字地址的最末两位必须为,单字地址的最末两位必须为00,半字,半字地址的最末一位必须为地址的最末一位必须为0。它能够保证无论。它能够保证无论访问双字、单字、半字或字节,都在一个访问双字、单字、半字或字节,

16、都在一个存取周期内完成,尽管存储器资源仍然有存取周期内完成,尽管存储器资源仍然有浪费,但是浪费比从存储字开始存放方法浪费,但是浪费比从存储字开始存放方法要少得多。要少得多。北京理工大学计算机学院北京理工大学计算机学院存储字存储字64位(位(8个字节)个字节)0181624329172533210183111941220513216142271523263427283635293730313938总复习总复习北京理工大学计算机学院北京理工大学计算机学院总复习总复习半导体随机存储器(半导体随机存储器(RAM)静态静态RAM(SRAM),其存储电路),其存储电路以双稳态触发器为基础。以双稳态触发器为

17、基础。动态动态RAM(DRAM),其存储电路),其存储电路以栅极电容为基础。以栅极电容为基础。北京理工大学计算机学院北京理工大学计算机学院总复习总复习 主存储器是整个存储系统的核心,主存储器是整个存储系统的核心,通常分为通常分为RAM和和ROM两大部分。两大部分。主存储器容量的扩展主存储器容量的扩展 位扩展指只在位数方向扩展(加大位扩展指只在位数方向扩展(加大字长),而芯片的字数和存储器的字数字长),而芯片的字数和存储器的字数是一致的。是一致的。字扩展是指仅在字数方向扩展,而字扩展是指仅在字数方向扩展,而位数不变。位数不变。北京理工大学计算机学院北京理工大学计算机学院总复习总复习字和位同时扩展

18、字和位同时扩展 当构成一个容量较大的存储器时,当构成一个容量较大的存储器时,往往需要在字数方向和位数方向上同时往往需要在字数方向和位数方向上同时扩展。扩展。如用如用16K4的的SRAM组成组成64K8的的存储器,需要存储器,需要8个芯片。个芯片。容量容量 地址地址 数据数据 存储器存储器 64K8 16 8 存储芯片存储芯片 16K4 14 4北京理工大学计算机学院北京理工大学计算机学院总复习总复习2:4译码器D7 D0A13 A0WED7 D4D3D016K416K416K416K416K416K416K416K4CS0A14A15CS1CS2CS3北京理工大学计算机学院北京理工大学计算机学

19、院总复习总复习第第6章章控制器的功能控制器的功能 指令流,数据流指令流,数据流CPU中的主要寄存器中的主要寄存器 专用寄存器专用寄存器北京理工大学计算机学院北京理工大学计算机学院总复习总复习控制器的组成控制器的组成控制器的硬件实现方法控制器的硬件实现方法 组合逻辑控制器和微程序控制器的组合逻辑控制器和微程序控制器的区别区别时序系统时序系统 指令周期,机器周期指令周期,机器周期控制方式控制方式 同步,异步,联合同步,异步,联合北京理工大学计算机学院北京理工大学计算机学院总复习总复习指令执行的基本过程指令执行的基本过程指令的微操作序列指令的微操作序列 取指公操作取指公操作微程序控制的基本概念微程序

20、控制的基本概念 微程序控制器涉及的两个层次微程序控制器涉及的两个层次北京理工大学计算机学院北京理工大学计算机学院总复习总复习微指令编码法微指令编码法微程序控制器的组成和工作过程微程序控制器的组成和工作过程 微程序控制器的各部件的作用微程序控制器的各部件的作用微程序入口地址的形成微程序入口地址的形成后继微地址的形成后继微地址的形成北京理工大学计算机学院北京理工大学计算机学院总复习总复习CPU寄存器的设置寄存器的设置 通用寄存器:可用来存放原始数据通用寄存器:可用来存放原始数据和运算结果,有的还可以作为变址寄存和运算结果,有的还可以作为变址寄存器、计数器、地址指针等。器、计数器、地址指针等。专用寄

21、存器:程序计数器专用寄存器:程序计数器PC、指、指令寄存器令寄存器IR、存储器地址寄存器、存储器地址寄存器MAR和存储器数据寄存器和存储器数据寄存器MDR等之外,还等之外,还有一个重要的专用寄存器有一个重要的专用寄存器状态标志状态标志寄存器。寄存器。北京理工大学计算机学院北京理工大学计算机学院总复习总复习 取取指指令令阶阶段段完完成成的的任任务务是是将将现现行行指指令令从从主主存存中中取取出出来来并并送送至至指指令令寄寄存存器器中中去。具体的操作为:去。具体的操作为:(PC)MAR Read (MAR)MDRIR (PC)1PC 取取指指令令操操作作(公公操操作作)与与具具体体指指令令无关。无

22、关。北京理工大学计算机学院北京理工大学计算机学院总复习总复习 微微命命令令有有兼兼容容性性和和互互斥斥性性之之分分,兼兼容容性性微微命命令令是是指指那那些些可可以以同同时时产产生生,共共同同完完成成某某一一些些微微操操作作的的微微命命令令;而而互互斥斥性性微微命命令令是是指指在在机机器器中中不不允允许许同同时时出出现现的的微微命命令令。兼兼容容和和互互斥斥都都是是相相对对的的,一一个个微微命命令令可可以以和和一一些些微微命命令令兼兼容容,和和另另一一些些微微命命令令互互斥斥。对对于于单单独独一一个个微微命命令令,谈论其兼容和互斥都是没有意义的。谈论其兼容和互斥都是没有意义的。北京理工大学计算机

23、学院北京理工大学计算机学院总复习总复习 微微指指令令是是指指控控制制存存储储器器中中的的一一个个单单元元的的内内容容,即即控控制制字字,它它是是若若干干个个微微命命令令的的集集合合。存存放放控控制制字字的的控控制制存存储储器器的的单元地址就称为微地址。单元地址就称为微地址。一一条条微微指指令令通通常常至至少少包包含含两两大大部部分分信息:操作控制字段和顺序控制字段。信息:操作控制字段和顺序控制字段。微微程程序序:一一系系列列微微指指令令的的有有序序集集合合。一段微程序对应一条机器指令。一段微程序对应一条机器指令。北京理工大学计算机学院北京理工大学计算机学院总复习总复习 微程序控制的计算机涉及到

24、两个层微程序控制的计算机涉及到两个层次:一个是机器语言或汇编语言程序员次:一个是机器语言或汇编语言程序员所看到的传统机器层,包括:机器指令、所看到的传统机器层,包括:机器指令、工作程序、主存储器;另一个是机器设工作程序、主存储器;另一个是机器设计者看到的微程序层,包括:微指令、计者看到的微程序层,包括:微指令、微程序和控制存储器。微程序和控制存储器。北京理工大学计算机学院北京理工大学计算机学院总复习总复习微指令编码法微指令编码法 直接控制法(不译码法)直接控制法(不译码法)最短编码法最短编码法 字段编码法字段编码法 北京理工大学计算机学院北京理工大学计算机学院总复习总复习 字段编码法中操作控制

25、字段的分段原则:字段编码法中操作控制字段的分段原则:把把互互斥斥性性的的微微命命令令分分在在同同一一段段内内,兼兼容容性的微命令分在不同段内。性的微命令分在不同段内。应与数据通路结构相适应。应与数据通路结构相适应。每个小段中包含的信息位不能太多。每个小段中包含的信息位不能太多。一一般般每每个个小小段段还还要要留留出出一一个个状状态态,表表示示本本字字段段不不发发出出任任何何微微命命令令。因因此此当当某某字字段段的的长长度度为为三三位位时时,最最多多只只能能表表示示七七个个互互斥斥的的微微命令,通常用命令,通常用000表示不操作。表示不操作。北京理工大学计算机学院北京理工大学计算机学院总复习总复

26、习微程序控制器的基本组成微程序控制器的基本组成 微微程程序序控控制制器器比比组组合合逻逻辑辑控控制制器器多多出以下几个部件:出以下几个部件:控制存储器(控制存储器(CM)微指令寄存器(微指令寄存器(IR)微地址形成部件微地址形成部件微地址寄存器(微地址寄存器(MAR)北京理工大学计算机学院北京理工大学计算机学院总复习总复习微程序入口地址的形成微程序入口地址的形成 由由机机器器指指令令的的操操作作码码字字段段指指出出各各段段微程序的入口地址(初始微地址)。微程序的入口地址(初始微地址)。后继微地址的形成后继微地址的形成 增量方式和断定方式。增量方式和断定方式。北京理工大学计算机学院北京理工大学计

27、算机学院总复习总复习第第7章章三态门三态门总线分类总线分类总线的主要性能指标总线的主要性能指标 总线带宽总线带宽总线标准总线标准 北京理工大学计算机学院北京理工大学计算机学院总复习总复习总线带宽定义为总线的最大数据传输总线带宽定义为总线的最大数据传输率,即每秒传输的字节数。在总线的率,即每秒传输的字节数。在总线的带宽公式为:带宽公式为:B=WF/N其中,其中,W为数据总线宽度,通常以字为数据总线宽度,通常以字节为单位;节为单位;F为总线的时钟频率;为总线的时钟频率;N为为完成一次数据传送所用的时钟周期数。完成一次数据传送所用的时钟周期数。北京理工大学计算机学院北京理工大学计算机学院总复习总复习

28、第第8章章磁表面存储原理磁表面存储原理 记录介质,磁头记录介质,磁头磁表面存储器的技术指标磁表面存储器的技术指标 记录密度,存储容量,平均存取记录密度,存储容量,平均存取时间,数据传送率时间,数据传送率数字磁记录方式数字磁记录方式 常用的磁记录方式常用的磁记录方式北京理工大学计算机学院北京理工大学计算机学院总复习总复习硬盘的信息分布硬盘的信息分布磁盘地址磁盘地址北京理工大学计算机学院北京理工大学计算机学院总复习总复习 常用的磁记录方式的常用的磁记录方式的写电流波形。写电流波形。硬盘的信息分布:圆柱面(磁道)硬盘的信息分布:圆柱面(磁道)、盘面、扇区。、盘面、扇区。北京理工大学计算机学院北京理工

29、大学计算机学院总复习总复习非编码键盘的工作原理非编码键盘的工作原理打印机的文本(字符)模式和图形打印机的文本(字符)模式和图形模式模式点阵式字符打印机工作原理点阵式字符打印机工作原理显示器的字符方式和图形方式显示器的字符方式和图形方式字符显示器工作原理字符显示器工作原理 北京理工大学计算机学院北京理工大学计算机学院总复习总复习 硬拷贝输出设备和软拷贝输出硬拷贝输出设备和软拷贝输出设备。设备。文文本本模模式式打打印印机机:打打印印缓缓存存区区(ASCII码),字库(列点阵码)。码),字库(列点阵码)。字字 符符 方方 式式 显显 示示 器器:VRAM(ASCII码),字库(行点阵码)。码),字库

30、(行点阵码)。北京理工大学计算机学院北京理工大学计算机学院总复习总复习第第9章章输入输入/输出接口输出接口接口的基本组成接口的基本组成接口,端口接口,端口I/O编址方式编址方式独立编址,统一编址独立编址,统一编址中断的基本概念中断的基本概念程序中断与调用子程序指令的区别程序中断与调用子程序指令的区别北京理工大学计算机学院北京理工大学计算机学院总复习总复习中断的基本类型中断的基本类型CPU响应中断的条件响应中断的条件中断隐指令中断隐指令中断现场的保护和恢复中断现场的保护和恢复允许和禁止中断允许和禁止中断中断屏蔽中断屏蔽北京理工大学计算机学院北京理工大学计算机学院总复习总复习DMA方式的特点方式的

31、特点DMA接口(接口(DMA控制器)控制器)DMA传送方法传送方法DMA传送过程传送过程北京理工大学计算机学院北京理工大学计算机学院总复习总复习输入输入/输出信息传送控制方式输出信息传送控制方式 程序查询方式程序查询方式 程序中断方式程序中断方式 直接存储器存取(直接存储器存取(DMA)方式)方式 I/O通道控制方式通道控制方式北京理工大学计算机学院北京理工大学计算机学院总复习总复习CPU响应中断的条件响应中断的条件 (1)CPU接收到中断请求信号接收到中断请求信号 (2)CPU允许中断允许中断 (3)一条指令执行完毕一条指令执行完毕北京理工大学计算机学院北京理工大学计算机学院总复习总复习 中

32、中断断隐隐指指令令并并不不是是指指令令系系统统中中的的一一条条真真正正的的指指令令,它它没没有有操操作作码码,所所以以中中断断隐隐指指令令是是一一种种不不允允许许、也也不不可可能为用户使用的特殊指令。能为用户使用的特殊指令。(1)保存断点保存断点 (2)暂不允许中断暂不允许中断 (3)引出中断服务程序引出中断服务程序北京理工大学计算机学院北京理工大学计算机学院总复习总复习允许和禁止中断允许和禁止中断 允允许许中中断断还还是是禁禁止止中中断断是是用用CPU中中的的中中断断允允许许触触发发器器控控制制的的,当当中中断断允允许许触触发发器器被被置置“1”,则则允允许许中中断断,当当中中断断允允许许触

33、触发发器器被被置置“0”,则则禁禁止止中中断。断。在在中中断断服服务务程程序序的的保保护护和和恢恢复复现现场场之前,应关中断。之前,应关中断。在在保保护护或或恢恢复复完完中中断断现现场场之之后后,应应开中断。开中断。北京理工大学计算机学院北京理工大学计算机学院总复习总复习中断升级中断升级 中中断断升升级级实实际际上上是是一一种种动动态态改改变变优先级的方法。优先级的方法。改改变变优优先先次次序序是是指指改改变变中中断断的的处处理理次次序序。中中断断处处理理次次序序和和中中断断响响应应次次序序是是两两个个不不同同的的概概念念,中中断断响响应应次次序序是是由由硬硬件件排排队队电电路路决决定定的的,

34、无无法法改改变变。但但是是,中中断断处处理理次次序序是是可可以以由由屏屏蔽蔽码码来来改改变变的的,故故把把屏屏蔽蔽码码看看成成软软排排队队器器。中中断断处处理理次次序序可可以以不不同同于于中中断断响响应应次次序。序。北京理工大学计算机学院北京理工大学计算机学院总复习总复习 在在不不改改变变中中断断响响应应次次序序的的条条件件下下,通通过过改改写写屏屏蔽蔽码码可可以以改改变变中中断断处处理理次次序序,例例如如,要要使使中中断断处处理理次次序序改改为为1432。程序级程序级别别屏屏 蔽蔽 码码1级级2级级3级级4级级第第1级级第第2级级第第3级级第第4级级1000111110111001北京理工大

35、学计算机学院北京理工大学计算机学院总复习总复习 在在同同样样中中断断请请求求的的情情况况下下,CPU的的运运动轨迹发生了变化。动轨迹发生了变化。中断服务中断服务 程序程序现行程序现行程序北京理工大学计算机学院北京理工大学计算机学院总复习总复习DMA方式的特点方式的特点 在在外外设设和和主主存存之之间间开开辟辟一一条条“直直接接数数据据通通道道”,不不需需要要CPU 干干预预也也不不需需要要软软件件介入在两者之间进行的高速数据传送方式。介入在两者之间进行的高速数据传送方式。DMA接口(控制器)组成接口(控制器)组成主存地址计数器主存地址计数器传送长度计数器传送长度计数器数据缓冲寄存器数据缓冲寄存器DMA请求触发器请求触发器控制控制/状态逻辑状态逻辑中断机构中断机构北京理工大学计算机学院北京理工大学计算机学院总复习总复习DMA传送方法传送方法(1)CPU停止访问主存法停止访问主存法(2)存储器分时法存储器分时法(3)周期挪用法周期挪用法DMA传送过程传送过程(1)DMA预处理预处理(2)数据传送数据传送(3)DMA后处理后处理

展开阅读全文
部分上传会员的收益排行 01、路***(¥15400+),02、曲****(¥15300+),
03、wei****016(¥13200+),04、大***流(¥12600+),
05、Fis****915(¥4200+),06、h****i(¥4100+),
07、Q**(¥3400+),08、自******点(¥2400+),
09、h*****x(¥1400+),10、c****e(¥1100+),
11、be*****ha(¥800+),12、13********8(¥800+)。
相似文档                                   自信AI助手自信AI助手
百度文库年卡

猜你喜欢                                   自信AI导航自信AI导航
搜索标签

当前位置:首页 > 包罗万象 > 大杂烩

移动网页_全站_页脚广告1

关于我们      便捷服务       自信AI       AI导航        获赠5币

©2010-2024 宁波自信网络信息技术有限公司  版权所有

客服电话:4008-655-100  投诉/维权电话:4009-655-100

gongan.png浙公网安备33021202000488号   

icp.png浙ICP备2021020529号-1  |  浙B2-20240490  

关注我们 :gzh.png    weibo.png    LOFTER.png 

客服